

# 数据手册

# **Datasheet**

APM32F107xBxC

APM32F105x8xBxC

基于 Arm® Cortex®-M3 内核的 32 位微控制器

版本: V1.2



# 1 产品特性

#### ■ 内核

- 32 位 Arm® Cortex®-M3 内核
- 最高 96MHz 工作频率

#### ■ 存储器

- Flash: 容量最高为 256KB
- SRAM: 容量最高为 64KB

#### ■ 时钟

- HSECLK: 支持 3~25MHz 外部晶体/ 陶瓷振荡器
- LSECLK: 支持 32.768KHz 晶体/陶瓷 振荡器
- HSICLK: 出厂校准的 8MHz RC 振荡器
- LSICLK: 支持 40KHz RC 振荡器
- PLL: 提供三个可配置锁相环

#### ■ 电源与电源管理

- V<sub>DD</sub>范围: 2.0~3.6V
- V<sub>DDA</sub>范围: 2.0~3.6V
- 备份域电源 V<sub>BAT</sub> 范围: 1.8V~3.6V
- 支持上电/掉电复位(POR/PDR)
- 支持可编程电源电压检测器(PVD)

#### ■ 低功耗模式

- 支持睡眠、停机、待机三种模式

#### DMA

两个 DMA, DMA1 有 7 个通道, DMA2 有 5 个通道

#### ■ 调试接口

- JTAG
- SWD

#### I/O

- 最多有 80 个 I/O

- 所有 I/O 都可以映射到外部中断向量
- 最多有 60 个容忍 5V 输入的 I/O

#### ■ 通信外设

- 2 个 I2C 接口(1Mbit/s),支持 SMBus/PMBus。
- 3 个 USART, 2 个 UART, 支持 ISO7816、LIN 和 IrDA 等功能
- 3 个 SPI (2 个可复用 I2S),最大传输 速度 18Mbps
- 2个CAN
- 1个USB OTG FS 控制器
- Ethernet MAC

#### ■ 模拟外设

- 2个12位的ADC
- 2 个 12 位的 DAC

#### ■ 定时器

- 1个可以提供 7 通道 PWM 输出的 16 位高级定时器 TMR1, 支持死区生成和 刹车输入等功能
- 4个16位通用定时器 TMR2/3/4/5,每个定时器有4个独立通道可以用来输入捕获、输出比较、PWM与脉冲计数等功能
- 2个16位基本定时器 TMR6/7
- 2 个看门狗定时器:一个独立看门狗 IWDT 和一个窗口看门狗 WWDT
- 1个24位自减型系统定时器 Sys Tick Timer

#### RTC

- 支持日历功能
- 84Bytes 备份寄存器
- CRC 计算单元
- 96 位唯一设备 ID



# 目录

| 1      | 产品特性              | 1  |
|--------|-------------------|----|
| 2      | 产品信息              | 6  |
| 3      | 引脚信息              | 7  |
| 3.1    | 引脚分布              | 7  |
| 3.2    | 引脚功能描述            | 8  |
| 4      | 功能描述              | 15 |
| 4.1    | 系统架构              | 16 |
| 4.1.1  | 系统框图              | 16 |
| 4.1.2  | 地址映射              | 17 |
| 4.1.3  | 启动配置              | 19 |
| 4.2    | 内核                | 19 |
| 4.3    | 中断控制器             | 19 |
| 4.3.1  | 嵌套的向量式中断控制器(NVIC) | 19 |
| 4.3.2  | 外部中断/事件控制器(EINT)  | 19 |
| 4.4    | 存储器               | 19 |
| 4.5    | 时钟                | 19 |
| 4.5.1  | 时钟树               | 19 |
| 4.5.2  | 时钟源               | 20 |
| 4.5.3  | 系统时钟              | 21 |
| 4.5.4  | 总线时钟              | 21 |
| 4.6    | 电源与电源管理           | 21 |
| 4.6.1  | 电源方案              | 21 |
| 4.6.2  | 调压器               | 21 |
| 4.6.3  | 电源电压监控器           | 21 |
| 4.7    | 低功耗模式             | 22 |
| 4.8    | DMA               | 22 |
| 4.9    | GPIO              | 22 |
| 4.10   | 通信外设              | 22 |
| 4.10.1 | USART/UART        | 22 |



| 4.10.2 | I2C        | 23 |
|--------|------------|----|
| 4.10.3 | SPI/I2S    | 23 |
| 4.10.4 | CAN        | 23 |
| 4.10.5 | USB OTG_FS | 23 |
| 4.10.6 | Ethernet   | 23 |
| 4.11   | 模拟外设       | 24 |
| 4.11.1 | ADC        | 24 |
| 4.11.2 | DAC        | 24 |
|        | 定时器        |    |
| 4.13   | RTC        | 25 |
|        | 备份寄存器      |    |
| 4.14   | CRC        | 26 |
| 5      | 电气特性       | 27 |
| 5.1    | 电气特性测试条件   | 27 |
| 5.1.1  | 最大值和最小值    | 27 |
| 5.1.2  | 典型值        | 27 |
| 5.1.3  | 典型曲线       | 27 |
| 5.1.4  | 电源方案       | 27 |
| 5.1.5  | 负载电容       | 28 |
| 5.2    | 通用工作条件下的测试 |    |
| 5.3    | 绝对最大额定值    | 29 |
| 5.3.1  | 最大温度特性     | 29 |
| 5.3.2  | 最大额定电压特性   | 29 |
| 5.3.3  | 最大额定电流特性   | 30 |
| 5.3.4  | 静电放电(ESD)  | 30 |
| 5.3.5  | 静态栓锁(LU)   | 30 |
| 5.4    | 存储器        | 31 |
| 5.4.1  | Flash 特性   |    |
| 5.5    | 时钟         | 31 |
| 551    | 外部时钟源特性    | 31 |



| 9            | 常用功能模块命名        | 57 |
|--------------|-----------------|----|
| 8            | 订货信息            | 56 |
| 7.2          | 托盘包装            | 54 |
| 7.1          | 带状包装            | 53 |
| 7            | 包装信息            | 53 |
| 6.2          | LQFP64 封装图      | 50 |
|              | LQFP100 封装图     |    |
| 6            | 封装信息            | 47 |
| 5.11.2       | DAC             | 45 |
| 5.11.1       | ADC             | 44 |
| 5.11         | 模拟外设            |    |
| 5.10.2       | ! SPI 外设特性      | 42 |
| 5.10.1       | I2C 外设特性        | 41 |
| 5.10         | 通信外设            |    |
|              | NRST 引脚特性       |    |
|              | I/O 引脚特性        |    |
| 5.9          | 引脚特性            |    |
| 5.7.6<br>5.8 | 外设功耗            |    |
|              | 备份域功耗           |    |
|              | 停机、待机模式功耗       |    |
|              | 睡眠模式功耗          |    |
|              | 运行模式功耗          |    |
| 5.7.1        | 功耗测试环境          |    |
| 5.7          | 功耗              |    |
| 5.6.2        | 内嵌复位和电源控制模块特性测试 |    |
| 5.6.1        | 上电/掉电特性         |    |
| 5.6          | 电源与电源管理         | 33 |
|              | PLL 特性          |    |
| 5.5.2        | 内部时钟源特性         | 32 |

| $G\epsilon$ | 9(  | e    | h | V |
|-------------|-----|------|---|---|
| EMIC        | DND | UCTO | R |   |



# 2 产品信息

APM32F107 105xx 产品功能和外设配置请参阅下表。

表格 1 APM32F107 105xx 系列芯片功能和外设

| 产品         |             |                |        | APM32 | F105    |            |                 | APM32F107 |      |      |      |
|------------|-------------|----------------|--------|-------|---------|------------|-----------------|-----------|------|------|------|
| 型号         |             | R8T6 RBT6 RCT6 |        | V8T6  | VBT6    | VCT6       | RBT6            | RCT6      | VBT6 | VCT6 |      |
| 封装         |             |                | LQFP64 |       |         | LQFP100    | )               | LQF       | P64  | LQF  | P100 |
| 内核及最大工作频率  |             |                |        |       | Arm® 32 | 2-bit Cort | ex®-M3@         | 96MHz     |      |      |      |
| I          | 作电压         |                |        |       |         | 2.0~       | 3.6V            |           |      |      |      |
| Fl         | ash(KB)     | 64             | 128    | 256   | 64      | 128        | 256             | 128       | 256  | 128  | 256  |
| SF         | RAM(KB)     |                |        |       |         | 6          | 4               |           |      |      |      |
| (          | GPIOs       |                | 51     |       |         | 80         |                 | 5         | 1    | 8    | 80   |
|            | USART/UART  |                |        |       |         | 3.         | /2              |           |      |      |      |
|            | SPI/I2S     |                |        |       |         | 3.         | /2              |           |      |      |      |
| <b>涵</b> / | I2C         |                |        | 2     |         |            |                 |           | 1    |      |      |
| 通信接口       | USB OTG_FS  | 1              |        |       |         |            |                 |           |      |      |      |
|            | Ethernet    | 0              |        |       |         |            | 1               |           |      |      |      |
|            | CAN         | 2              |        |       |         |            |                 |           |      |      |      |
|            | 16 位高级      |                | 1      |       |         |            |                 |           |      |      |      |
|            | 16 位通用      |                | 4      |       |         |            |                 |           |      |      |      |
| 定时器        | 16 位基本      |                |        |       |         | 4          | 2               |           |      |      |      |
|            | 系统滴答定时器     |                |        |       |         |            | 1               |           |      |      |      |
|            | 看门狗         |                |        |       |         | 2          | 2               |           |      |      |      |
| 实          | <b>只时时钟</b> | 1              |        |       |         |            |                 |           |      |      |      |
|            | 单元          |                |        |       |         | 4          | 2               |           |      |      |      |
| 12 位 ADC   | 外部通道        |                |        |       |         | 1          | 6               |           |      |      |      |
|            | 内部通道        |                |        |       |         | 2          | 2               |           |      |      |      |
| 12 位 DAC   | 单元          |                |        |       |         | 2          | 2               |           |      |      |      |
| IZ 111 DAC | 通道          |                |        |       | _       | - 2        | 2               |           |      | _    | _    |
| I          | 作温度         |                |        |       |         |            | 40°C至8<br>°C至10 |           |      |      |      |



# 3 引脚信息

# 3.1 引脚分布

图 1 APM32F107 105xx 系列 LQFP100 引脚分布图





#### 图 2 APM32F107 105xx 系列 LQFP64 引脚分布图



# 3.2 引脚功能描述

表格 2 输出引脚表中使用的图例/缩写

|          | 名称                | 缩写   | 定义                                     |
|----------|-------------------|------|----------------------------------------|
| 引        | 脚名称               | 除非引服 | 即名称下方的括号中另有规定,否则复位期间和复位后的引脚功能与实际引脚名称相同 |
|          |                   | Р    | 电源引脚                                   |
| 引        | 脚类型               | I    | 仅输入引脚                                  |
|          |                   | I/O  | I/O 引脚                                 |
|          |                   | 5T   | 5V 容忍 I/O                              |
|          |                   | 5Tf  | 5V 容忍 I/O,FM+功能                        |
| 1/       | O 结构              | STDA | 3.3V 标准、直接连接到 ADC 的 I/O                |
| 1/       | O 结构              | STD  | 3.3V 标准 I/O                            |
|          |                   | В    | 专用 Boot0 引脚                            |
|          |                   | RST  | 内置弱上拉电阻的双向复位引脚                         |
|          | 注意                |      | 除非注释另有规定,否则复位期间和复位后,所有 I/O 都设置为浮空输入    |
| 引脚功<br>能 | 通过外设寄存器直接选择/启用此功能 |      |                                        |



| 名称    缩写 |  | 定义                   |
|----------|--|----------------------|
| 重定义功能    |  | 通过 AFIO 的重映射寄存器选择此功能 |

### 表格 3 APM32F107 105xx 引脚功能描述

| 表格 3 APM32F107 105xx 引脚功能描述 |     |      |                                            |       |        |         |  |  |
|-----------------------------|-----|------|--------------------------------------------|-------|--------|---------|--|--|
| 名称<br>(复位后的功能)              | 类型  | 结构   | 默认复用功能                                     | 重定义功能 | LQFP64 | LQFP100 |  |  |
| PE2                         | I/O | 5T   | TRACECK                                    | -     | -      | 1       |  |  |
| PE3                         | I/O | 5T   | TRACED0                                    | -     | -      | 2       |  |  |
| PE4                         | I/O | 5T   | TRACED1                                    | -     | -      | 3       |  |  |
| PE5                         | I/O | 5T   | TRACED2                                    | -     | -      | 4       |  |  |
| PE6                         | I/O | 5T   | TRACED3                                    | -     | -      | 5       |  |  |
| $V_{BAT}$                   | Р   | -    | -                                          | -     | 1      | 6       |  |  |
| PC13-TAMPER-RTC<br>(PC13)   | I/O | STD  | TAMPER_RTC                                 | -     | 2      | 7       |  |  |
| PC14-OSC32_IN<br>(PC14)     | I/O | STD  | OSC32_IN                                   | -     | 3      | 8       |  |  |
| PC15-OSC32_OUT<br>(PC15)    | I/O | STD  | OSC32_OUT                                  | -     | 4      | 9       |  |  |
| V <sub>SS_5</sub>           | Р   | -    | -                                          | -     | -      | 10      |  |  |
| $V_{DD\_5}$                 | Р   | -    | -                                          | -     | -      | 11      |  |  |
| OSC_IN                      | I   | STD  | -                                          | -     | 5      | 12      |  |  |
| OSC_OUT                     | 0   | STD  | -                                          | -     | 6      | 13      |  |  |
| NRST                        | I/O | RST  | -                                          | -     | 7      | 14      |  |  |
| PC0                         | I/O | STDA | ADC12_IN10                                 | -     | 8      | 15      |  |  |
| PC1                         | I/O | STDA | ADC12_IN11, ETH_MII_MDC, ETH_RMII_MDC      | -     | 9      | 16      |  |  |
| PC2                         | I/O | STDA | ADC12_IN12,<br>ETH_MII_TXD2                | -     | 10     | 17      |  |  |
| PC3                         | I/O | STDA | ADC12_IN13,<br>ETH_MII_TX_CLK              | -     | 11     | 18      |  |  |
| $V_{SSA}$                   | Р   | -    | -                                          | -     | 12     | 19      |  |  |
| $V_{REF}$                   | Р   | -    | -                                          | -     | -      | 20      |  |  |
| V <sub>REF+</sub>           | Р   | -    | -                                          | -     | -      | 21      |  |  |
| $V_{DDA}$                   | Р   | -    |                                            | -     | 13     | 22      |  |  |
| PA0-WKUP<br>(PA0)           | I/O | STDA | WKUP, USART2_CTS, ADC12_IN0, TMR2_CH1_ETR, | -     | 14     | 23      |  |  |



| Ey 11h         |     |      |                  |           | 5      | EMICONDUCTOR   |
|----------------|-----|------|------------------|-----------|--------|----------------|
| 名称<br>(复位后的功能) | 类型  | 结构   | 默认复用功能           | 重定义功能     | LQFP64 | LQFP100        |
|                |     |      | TMR5_CH1,        |           |        |                |
|                |     |      | ETH_MII_CRS_WKUP |           |        |                |
|                |     |      | USART2_RTS,      |           |        |                |
|                |     |      | ADC12_IN1,       |           |        |                |
| DA4            | I/O | CTDA | TMR5_CH2,        |           | 15     | 24             |
| PA1            | 1/0 | STDA | TMR2_CH2,        | -         | 15     | 24             |
|                |     |      | ETH_MII_RX_CLK,  |           |        |                |
|                |     |      | ETH_RMII_REF_CLK |           |        |                |
|                |     |      | USART2_TX,       |           |        |                |
|                |     |      | TMR5_CH3,        |           |        |                |
| PA2            | I/O | CTDA | ADC12_IN2,       |           | 16     | 25             |
| PAZ            | 1/0 | STDA | TMR2_CH3,        | -         | 16     | 25             |
|                |     |      | ETH_MII_MDIO,    |           |        |                |
|                |     |      | ETH_RMII_MDIO    |           |        |                |
|                |     |      | USART2_RX,       |           |        |                |
|                |     |      | TMR5_CH4,        |           |        |                |
| PA3            | I/O | STDA | ADC12_IN3,       | -         | 17     | 26             |
|                |     |      | TMR2_CH4,        |           |        |                |
|                |     |      | ETH_MII_COL      |           |        |                |
| $V_{SS\_4}$    | Р   | -    | -                | -         | 18     | 27             |
| $V_{DD\_4}$    | Р   | -    | -                | -         | 19     | 28             |
|                |     |      | SPI1_NSS,        |           |        |                |
| DA4            | 1/0 | OTDA | USART2_CK,       | SPI3_NSS, | 00     | 00             |
| PA4            | I/O | STDA | DAC_OUT1,        | 12S3_WS   | 20     | 29             |
|                |     |      | ADC12_IN4        |           |        |                |
|                |     |      | SPI1_SCK,        |           |        |                |
| PA5            | I/O | STDA | DAC_OUT2,        | -         | 21     | 30             |
|                |     |      | ADC12_IN5        |           |        |                |
|                |     |      | SPI1_MISO,       |           |        |                |
| PA6            | I/O | STDA | ADC12_IN6        | TMR1_BKIN | 22     | 31             |
|                |     |      | TMR3_CH1         |           |        |                |
|                |     |      | SPI1_MOSI,       |           |        |                |
|                |     |      | ADC12_IN7,       |           |        |                |
| PA7            | I/O | STDA | TMR3_CH2,        | TMR1_CH1N | 23     | 32             |
|                |     |      | ETH_MII_RX_DV,   |           |        |                |
|                |     |      | ETH_RMII_CRS_DV  |           |        |                |
|                |     |      | ADC12_IN14       |           |        |                |
| PC4            | I/O | STDA | ETH_MII_RXD0,    | -         | 24     | 33             |
|                |     |      | ETH_RMII_RXD0    |           |        |                |
| PC5            | I/O | STDA | ADC12_IN15,      |           | 25     | 34             |
| 1 00           | 1/0 | SIDA | ETH_MII_RXD1,    | 1         | 20     | J <del>4</del> |



| 名称 SEMICONDUCTOR SEMICONDUCTOR |     |      |                                                                                           |           |        |         |  |  |  |
|--------------------------------|-----|------|-------------------------------------------------------------------------------------------|-----------|--------|---------|--|--|--|
| (复位后的功能)                       | 类型  | 结构   | 默认复用功能                                                                                    | 重定义功能     | LQFP64 | LQFP100 |  |  |  |
|                                |     |      | ETH_RMII_RXD1                                                                             |           |        |         |  |  |  |
| PB0                            | I/O | STDA | ADC12_IN8,<br>TMR3_CH3,<br>ETH_MII_RXD2                                                   | TMR1_CH2N | 26     | 35      |  |  |  |
| PB1                            | I/O | STDA | ADC12_IN9,<br>TMR3_CH4,<br>ETH_MII_RXD3                                                   | TMR1_CH3N | 27     | 36      |  |  |  |
| PB2<br>(PB2,BOOT1)             | I/O | 5T   | -                                                                                         | -         | 28     | 37      |  |  |  |
| PE7                            | I/O | 5T   | -                                                                                         | TMR1_ETR  | -      | 38      |  |  |  |
| PE8                            | I/O | 5T   | -                                                                                         | TMR1_CH1N | -      | 39      |  |  |  |
| PE9                            | I/O | 5T   | -                                                                                         | TMR1_CH1  | -      | 40      |  |  |  |
| PE10                           | I/O | 5T   | -                                                                                         | TMR1_CH2N | -      | 41      |  |  |  |
| PE11                           | I/O | 5T   | -                                                                                         | TMR1_CH2  | -      | 42      |  |  |  |
| PE12                           | I/O | 5T   | -                                                                                         | TMR1_CH3N | -      | 43      |  |  |  |
| PE13                           | I/O | 5T   | -                                                                                         | TMR1_CH3  | -      | 44      |  |  |  |
| PE14                           | I/O | 5T   | -                                                                                         | TMR1_CH4  | -      | 45      |  |  |  |
| PE15                           | I/O | 5T   | -                                                                                         | TMR1_BKIN | -      | 46      |  |  |  |
| PB10                           | I/O | 5T   | I2C2_SCL,<br>USART3_TX,<br>ETH_MII_RX_ER                                                  | TMR2_CH3  | 29     | 47      |  |  |  |
| PB11                           | I/O | 5T   | I2C2_SDA, USART3_RX, ETH_MII_TX_EN, ETH_RMII_TX_EN                                        | TMR2_CH4  | 30     | 48      |  |  |  |
| V <sub>SS_1</sub>              | Р   | -    | -                                                                                         | -         | 31     | 49      |  |  |  |
| V <sub>DD_1</sub>              | Р   | -    | -                                                                                         | -         | 32     | 50      |  |  |  |
| PB12                           | I/O | 5T   | SPI2_NSS, I2S2_WS, I2C2_SMBAI, USART3_CK, TMR1_BKIN, CAN2_RX, ETH_MII_TXD0, ETH_RMII_TXD0 | -         | 33     | 51      |  |  |  |
| PB13                           | I/O | 5T   | SPI2_SCK,<br>I2S2_CK,<br>USART3_CTS,                                                      | -         | 34     | 52      |  |  |  |



| b) the         |     |            | <u> </u>      |                             | S      | SEMICONDUCTOR |
|----------------|-----|------------|---------------|-----------------------------|--------|---------------|
| 名称<br>(复位后的功能) | 类型  | 结构         | 默认复用功能        | 重定义功能                       | LQFP64 | LQFP100       |
|                |     |            | TMR1_CH1N,    |                             |        |               |
|                |     |            | CAN2_TX,      |                             |        |               |
|                |     |            | ETH_MII_TXD1, |                             |        |               |
|                |     |            | ETH_RMII_TXD1 |                             |        |               |
|                |     |            | SPI2_MISO,    |                             |        |               |
| PB14           | I/O | 5T         | TMR1_CH2N,    | -                           | 35     | 53            |
|                |     |            | USART3_RTS    |                             |        |               |
|                |     |            | SPI2_MOSI,    |                             |        |               |
| PB15           | I/O | 5T         | I2S2_SD,      | -                           | 36     | 54            |
|                |     |            | TMR1_CH3N     |                             |        |               |
|                |     |            |               | USART3_TX,                  |        |               |
| PD8            | I/O | 5T         | -             | ETH_MII_RX_DV,              | -      | 55            |
|                |     |            |               | ETH_RMII_CRS_DV             |        |               |
| DDO            | 1/0 | <b>6</b> T |               | USART3_RX,                  |        | 50            |
| PD9            | I/O | 5T         | -             | ETH_MII_RXD0,               | -      | 56            |
|                |     |            |               | ETH_RMII_RXD0<br>USART3_CK, |        |               |
| PD10           | I/O | 5T         |               | ETH_MII_RXD1,               | _      | 57            |
| PDIO           | 1/0 | 31         | -             | ETH_RMII_RXD1               | -      | 37            |
|                |     |            |               | USART3_CTS,                 |        |               |
| PD11           | I/O | 5T         | -             | ETH_MII_RXD2                | -      | 58            |
|                |     |            |               | TMR4_CH1,                   |        |               |
| PD12           | I/O | 5T         | -             | USART3_RTS,                 | _      | 59            |
|                |     |            |               | ETH_MII_RXD3                |        |               |
| PD13           | I/O | 5T         | -             | TMR4_CH2                    | -      | 60            |
| PD14           | I/O | 5T         | -             | TMR4_CH3                    | -      | 61            |
| PD15           | I/O | 5T         | -             | TMR4_CH4                    | -      | 62            |
| PC6            | I/O | 5T         | I2S2_MCK      | TMR3_CH1                    | 37     | 63            |
| PC7            | I/O | 5T         | I2S3_MCK      | TMR3_CH2                    | 38     | 64            |
| PC8            | I/O | 5T         | -             | TMR3_CH3                    | 39     | 65            |
| PC9            | I/O | 5T         | -             | TMR3_CH4                    | 40     | 66            |
|                |     |            | USART1_CK,    |                             |        |               |
| PA8            | I/O | 5T         | TMR1_CH1,     | _                           | 41     | 67            |
| 1710           | 1/0 | 01         | MCO,          |                             | 1      | 07            |
|                |     |            | OTG_FS_SOF    |                             |        |               |
|                |     |            | USART1_TX,    |                             |        |               |
| PA9            | I/O | 5T         | TMR1_CH2,     | -                           | 42     | 68            |
|                |     |            | OTG_FS_VBUS   |                             |        |               |
| PA10           | I/O | 5T         | USART1_RX,    | -                           | 43     | 69            |
|                |     |            | TMR1_CH3,     |                             |        |               |



|                      |     |    |                                          | T                                   |        | EMICONDUCTOR |
|----------------------|-----|----|------------------------------------------|-------------------------------------|--------|--------------|
| 名称<br>(复位后的功能)       | 类型  | 结构 | 默认复用功能                                   | 重定义功能                               | LQFP64 | LQFP100      |
|                      |     |    | OTG_FS_ID                                |                                     |        |              |
| PA11                 | I/O | 5T | USART1_CTS, OTG_FS_DM, CAN1_RX, TMR1_CH4 | -                                   | 44     | 70           |
| PA12                 | I/O | 5T | USART1_RTS, OTG_FS_DP, CAN1_TX, TMR1_ETR | -                                   | 45     | 71           |
| PA13<br>(JTMS,SWDIO) | I/O | 5T | -                                        | PA13                                | 46     | 72           |
| NC                   | -   | -  | 未连接                                      | -                                   | -      | 73           |
| $V_{SS_2}$           | Р   | -  | -                                        | -                                   | 47     | 74           |
| $V_{DD\_2}$          | Р   | -  | -                                        | -                                   | 48     | 75           |
| PA14<br>(JTCK,SWCLK) | I/O | 5T | -                                        | PA14                                | 49     | 76           |
| PA15<br>(JTDI)       | I/O | 5T | SPI3_NSS,<br>I2S3_WS                     | TMR2_CH1_ETR, PA15, SPI1_NSS        | 50     | 77           |
| PC10                 | I/O | 5T | UART4_TX                                 | USART3_TX,<br>SPI3_SCK,<br>I2S3_CK  | 51     | 78           |
| PC11                 | I/O | 5T | UART4_RX,                                | USART3_RX,<br>SPI3_MISO             | 52     | 79           |
| PC12                 | I/O | 5T | UART5_TX,                                | USART3_CK,<br>SPI3_MOSI,<br>I2S3_SD | 53     | 80           |
| PD0<br>(OSC_IN)      | I/O | 5T | -                                        | CAN1_RX,<br>OSC_IN                  | -      | 81           |
| PD1<br>(OSC_OUT)     | I/O | 5T | -                                        | CAN1_TX,<br>OSC_OUT                 | -      | 82           |
| PD2                  | I/O | 5T | TMR3_ETR,<br>UART5_RX                    | -                                   | 54     | 83           |
| PD3                  | I/O | 5T | -                                        | USART2_CTS                          | -      | 84           |
| PD4                  | I/O | 5T | -                                        | USART2_RTS                          | -      | 85           |
| PD5                  | I/O | 5T | -                                        | USART2_TX                           | -      | 86           |
| PD6                  | I/O | 5T | -                                        | USART2_RX                           | -      | 87           |
| PD7                  | I/O | 5T | -                                        | USART2_CK                           | -      | 88           |
| PB3                  | I/O | 5T | SPI3_SCK,                                | PB3,                                | 55     | 89           |



|                   | Т   | 1          | Т                |            | -           | EMICONDUCTOR |
|-------------------|-----|------------|------------------|------------|-------------|--------------|
| 名称<br>(复位后的功能)    | 类型  | 结构         | 默认复用功能           | 重定义功能      | LQFP64      | LQFP100      |
| (JTDO)            |     |            | 12S3_CK          | TRACESWO,  |             |              |
|                   |     |            |                  | TMR2_CH2,  |             |              |
|                   |     |            |                  | SPI1_SCK   |             |              |
| PD 4              |     |            |                  | PB4,       |             |              |
| PB4               | I/O | 5T         | SPI3_MISO        | TMR3_CH1,  | 56          | 90           |
| (NJTRST)          |     |            |                  | SPI1_MISO  |             |              |
|                   |     |            | I2C1_SMBAI,      |            |             |              |
|                   |     |            | SPI3_MOSI,       | TMR3_CH2,  |             |              |
| PB5               | I/O | STD        | I2S3_SD,         | SPI1_MOSI, | 57 91       | 91           |
|                   |     |            | ETH_MII_PPS_OUT, | CAN2_RX    |             |              |
|                   |     |            | ETH_RMII_PPS_OUT |            |             |              |
| PB6               | I/O | 5T         | I2C1_SCL,        | USART1_TX, | 50          | 92           |
| PB0               | 1/0 | 51         | TMR4_CH1         | CAN2_TX    | 58          |              |
| PB7               | I/O | 5T         | I2C1_SDA,        | LICADTA DV | 59 93       | 00           |
| PD/               | 1/0 | 51         | TMR4_CH2         | USART1_RX  | SART1_RX 59 |              |
| воото             | I   | В          | -                | -          | 60          | 94           |
| DDO               | 1/0 | <b>5</b> T | TMR4_CH3,        | I2C1_SCL,  | 04          | 0.5          |
| PB8               | I/O | 5T         | ETH_MII_TXD3     | CAN1_RX    | 61          | 95           |
| PB9               | I/O | 5T         | TMD4 CH4         | I2C1_SDA,  | 62          | 00           |
| PD9               | 1/0 | 51         | TMR4_CH4         | CAN1_TX    | 02          | 96           |
| PE0               | I/O | 5T         | TMR4_ETR         | -          | -           | 97           |
| PE1               | I/O | 5T         | -                | -          | -           | 98           |
| V <sub>SS_3</sub> | Р   | -          | -                | -          | 63          | 99           |
| V <sub>DD_3</sub> | Р   | -          | -                | -          | 64          | 100          |

#### 注意:

- (1) 可以使用的功能依选定的型号而定。对于具有较少外设模块的型号,始终是包含较小编号的功能模块。例如,某个型号只有1个SPI和2个USART时,它们即是SPI1和USART1及USART2。
- (2) PC13, PC14 和 PC15 引脚通过电源开关进行供电,而这个电源开关只能够吸收有限的电流(3mA)。因此这三个引脚作为输出引脚时有以下限制:在同一时间只有一个引脚能作为输出,作为输出脚时只能工作在 2MHz 模式下,最大驱动负载为 30pF,并且不能作为电流源(如驱动 LED)。
- (3) 这些引脚在备份区域第一次上电时处于主功能状态下,之后即使复位,这些引脚的状态由备份区域寄存器控制(这些寄存器不会被主复位系统所复位)。关于如何控制这些 IO 口的具体信息,请参考用户手册的电池备份区域和 BAKPR 寄存器的相关章节。
- (4) 此类复用功能能够由软件配置到其他引脚上(如果相应的封装型号有此引脚),详细信息请参考用户手册的复用功能 I/O 章节和调试设置章节。
- (5) SPI2/I2S2 和 I2C2 在以太网使用时是不可用的
- (6) LQFP64 封装的引脚 5 和引脚 6,在芯片复位后默认配置为 OSC\_IN 和 OSC\_OUT 功能脚。软件可以重新设置这两个引脚为 PD0 和 PD1 功能。但对于 LQFP100 封装,由于 PD0 和 PD1 为固有的功能引脚,因此没有必要再由软件进行重映像设置。更多详细信息请参考参考手册的复用功能 I/O 章节和调试设置章节。在输出模式下,PD0 和 PD1 只能配置为 50MHz 输出模式。



# 4 功能描述

本章主要介绍 APM32F107 105xx 系列产品系统架构、中断、片上存储器、时钟、电源、外设特点,有关 Arm® Cortex®-M3 内核的相关信息,请参考 Arm® Cortex®-M3 技术参考手册,该手册可以在 Arm 公司的网站下载。



# 4.1 系统架构

# 4.1.1 系统框图

图 3 APM32F107 105xx 系统框图





# 4.1.2 地址映射

表格 4 APM32F107 105xx 系列地址映射表

| 区域       | 起始地址        | 外设名称       |  |  |
|----------|-------------|------------|--|--|
|          | 0x0000 0000 | 代码映射区      |  |  |
|          | 0x0004 0000 | 保留         |  |  |
| USTA IST | 0x0800 0000 | Flash 主存储区 |  |  |
| 代码区      | 0x0804 0000 | 保留         |  |  |
|          | 0x1FFF B000 | 系统存储区      |  |  |
|          | 0x1FFF F800 | 选项字节       |  |  |
| SRAM     | 0x2000 0000 | SRAM       |  |  |
| _        | 0x2001 0000 | 保留         |  |  |
|          | 0x4000 0000 | TMR2       |  |  |
|          | 0x4000 0400 | TMR3       |  |  |
|          | 0x4000 0800 | TMR4       |  |  |
|          | 0x4000 0C00 | TMR5       |  |  |
|          | 0x4000 1000 | TMR6       |  |  |
|          | 0x4000 1400 | TMR7       |  |  |
|          | 0x4000 1800 | 保留         |  |  |
|          | 0x4000 2800 | RTC        |  |  |
|          | 0x4000 2C00 | WWDT       |  |  |
|          | 0x4000 3000 | IWDT       |  |  |
|          | 0x4000 3400 | 保留         |  |  |
| APB1 总线  | 0x4000 3800 | SPI2/I2S2  |  |  |
|          | 0x4000 3C00 | SPI3/I2S3  |  |  |
|          | 0x4000 4000 | 保留         |  |  |
|          | 0x4000 4400 | USART2     |  |  |
|          | 0x4000 4800 | USART3     |  |  |
|          | 0x4000 4C00 | UART4      |  |  |
|          | 0x4000 5000 | UART5      |  |  |
|          | 0x4000 5400 | I2C1       |  |  |
|          | 0x4000 5800 | I2C2       |  |  |
|          | 0x4000 5C00 | 保留         |  |  |
|          | 0x4000 6400 | CAN1       |  |  |
|          | 0x4000 6800 | CAN2       |  |  |



|         |             | SEMICONDUCTOR |
|---------|-------------|---------------|
| 区域      | 起始地址        | 外设名称          |
|         | 0x4000 6C00 | BAKPR         |
|         | 0x4000 7000 | PMU           |
|         | 0x4000 7400 | DAC           |
|         | 0x4000 7800 | 保留            |
|         | 0x4001 0000 | AFIO          |
|         | 0x4001 0400 | EINT          |
|         | 0x4001 0800 | GPIOA         |
|         | 0x4001 0C00 | GPIOB         |
|         | 0x4001 1000 | GPIOC         |
|         | 0x4001 1400 | GPIOD         |
|         | 0x4001 1800 | GPIOE         |
| APB2 总线 | 0x4001 1C00 | 保留            |
|         | 0x4001 2400 | ADC1          |
|         | 0x4001 2800 | ADC2          |
|         | 0x4001 2C00 | TMR1          |
|         | 0x4001 3000 | SPI1          |
|         | 0x4001 3400 | 保留            |
|         | 0x4001 3800 | USART1        |
|         | 0x4001 3C00 | 保留            |
|         | 0x4002 0000 | DMA1          |
|         | 0x4002 0400 | DMA2          |
|         | 0x4002 0800 | 保留            |
|         | 0x4002 1000 | RCM           |
|         | 0x4002 1400 | 保留            |
|         | 0x4002 2000 | Flash 接口      |
| AHB 总线  | 0x4002 2400 | 保留            |
|         | 0x4002 3000 | CRC           |
|         | 0x4002 3400 | 保留            |
|         | 0x4002 8000 | Ethernet      |
|         | 0x4003 0000 | 保留            |
|         | 0x5000 0000 | USB OTG_FS    |
| _       | 0x5000 0400 | 保留            |



#### 4.1.3 启动配置

启动时,用户可设置 Boot 引脚的高低电平选择以下三种启动模式中的一种:

- 从主存储器启动
- 从 BootLoader 启动
- 从内置 SRAM 启动

若从 BootLoader 启动,用户可使用 USART 接口重新编程用户 Flash。

# 4.2 内核

APM32F107 105xx 的内核是 Arm® Cortex®-M3,基于该平台开发成本低、功耗低,可提供优良的计算性能和先进的系统中断响应,兼容所有 Arm 工具和软件。

# 4.3 中断控制器

# 4.3.1 嵌套的向量式中断控制器(NVIC)

内置 1 个嵌套向量中断控制器(NVIC), NVIC 能够处理多达 68 个可屏蔽中断通道(不包括 16 个 Cortex®-M3 的中断线)和 16 个优先级;可直接向内核传递中断向量入口地址,从而达到低延迟的中断响应处理,能优先处理晚到的较高优先级中断。

# 4.3.2 外部中断/事件控制器(EINT)

外部中断/事件控制器有 20 个边沿检测器,每个检测器包含边沿检测电路、中断/事件请求产生电路;每个检测器可配置为上升沿触发、下降沿、双边沿触发,也能够单独屏蔽;最多 80 个 GPIO 可连接到 16 个外部中断线。

# 4.4 存储器

片上存储器包括主存储区、SRAM、信息块,其中信息块包括系统存储区、选项字节,系统存储区存放 BootLoader、96 位唯一设备 ID、主存储区容量信息;系统存储区出厂时已写入程序,不可擦写。

|  | 77 H = 71 = 17 H = |                  |                                    |  |  |
|--|--------------------|------------------|------------------------------------|--|--|
|  | 存储器                | 最大容量             | 功能                                 |  |  |
|  | 主存储区               | 256 KB 存放用户程序和数据 |                                    |  |  |
|  | SRAM               | 64 KB            | CPU 能以 0 等待周期访问(读/写)               |  |  |
|  | 系统存储区              | 18KB             | 存放 BootLoader、96 位唯一设备 ID、主存储区容量信息 |  |  |
|  | 选项字节               | 16Bytes          | 配置主存储区读写保护、MCU 工作方式                |  |  |

表格 5 片上存储区

# 4.5 时钟

#### 4.5.1 时钟树

APM32F107 105xx 的时钟树见下图:





#### 4.5.2 时钟源

时钟源按速度分为高速时钟、低速时钟,高速时钟有、HSICLK、HSECLK,低速时钟分有 LSECLK、LSICLK;按片内/外分为内部时钟、外部时钟,内部时钟有 HSICLK、LSICLK,外部 时钟有 HSECLK、LSECLK,其中 HSICLK 在出厂时会校准精度至±1%。



### 4.5.3 系统时钟

可选择 HSICLK、PLL1CLK、HSECLK 作为系统时钟,PLL1CLK 的时钟源可选择 HSICLK、HSECLK 中的一种,配置 PLL 的倍频系数、分频系数可获得所需系统时钟。

产品复位启动时,默认选择 HSICLK 作为系统时钟,之后用户可自行选择上述时钟源中的一种作为系统时钟。当检测到 HSECLK 失效时,系统将自动地切换回 HSICLK,如果使能了中断,软件可以接收到相应的中断。

#### 4.5.4 总线时钟

内置 AHB、APB1、ABP2 总线,AHB 的时钟源是 SYSCLK,APB1、APB2 的时钟源是 HCLK; 配置分频系数可获得所需的时钟,AHB 和高速 APB2 的最高频率为 96MHz,APB1 的最高频率是 48MHz。

# 4.6 电源与电源管理

#### 4.6.1 电源方案

表格 6 电源方案

| 名称                                 | 电压范围     | 说明                                                                                                                                                           |
|------------------------------------|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|
| $V_{DD}$                           | 2.0∼3.6V | 通过 V <sub>DD</sub> 引脚给 I/O(具体 IO 见引脚分布图)、内部调压器供电。                                                                                                            |
| V <sub>DDA</sub> /V <sub>SSA</sub> | 2.0~3.6V | 为 ADC、DAC、复位模块、RC 振荡器和 PLL 的模拟部分供电;使用 ADC 或 DAC 时,V <sub>DDA</sub> 不得小于 2.4V,V <sub>DDA</sub> 和 V <sub>SSA</sub> 必须分别连接到 V <sub>DD</sub> 和 V <sub>SS</sub> 。 |
| V <sub>BAT</sub>                   | 1.8~3.6V | 当关闭 V <sub>DD</sub> 时,通过内部电源切换器,为 RTC、外部 32.768KHz 振荡器和后备寄存器供电。                                                                                              |

#### 4.6.2 调压器

表格 7 调压器工作模式

| 名称         | 说明                                                  |
|------------|-----------------------------------------------------|
| 主模式 (MR)   | 用于运行模式                                              |
| 低功耗模式(LPR) | 用于停机模式                                              |
| 掉电模式       | 用于待机模式,此时调压器高阻输出,内核电路掉电,调压器功耗为零,寄存器和 SRAM 的数据会全部丢失。 |

注: 调压器在复位后始终处于工作状态, 在掉电模式下高阻输出。

#### 4.6.3 电源电压监控器

产品内部集成了上电复位(POR)和掉电复位(PDR)电路。这两种电路始终处于工作状态。当掉电复位电路监测到电源电压低于规定的阈值(V<sub>POR/PDR</sub>)时,即使外部复位电路,系统保持复位状态。

该产品内置能够监测  $V_{DD}$  并将其与  $V_{PVD}$  阈值比较的可编程电源电压监控器(PVD),当  $V_{DD}$  在  $V_{PVD}$  阈值范围外且中断使能时会产生中断,可通过中断服务程序将 MCU 设置成安全状态。



# 4.7 低功耗模式

APM32F107 105xx 支持睡眠、停机、待机三种低功耗模式,这三种模式在功耗、唤醒时间长短、唤醒方式存在差异,可依据实际应用需求选择低功耗模式。

表格 8 低功耗模式

| 模式   | 说明                                                                                                                                                                                  |
|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 睡眠模式 | 内核停止工作,所有外设处于工作状态,可通过中断/事件唤醒                                                                                                                                                        |
| 停机模式 | 在 SRAM 和寄存器数据不丢失的情况下,停机模式可达到最低的功耗;<br>内部 1.5V 供电模块的时钟都会停止,HSECLK 晶体谐振器、HSICLK、PLL 被禁止,调压器可配置普通模式或低功耗模式;<br>任何外部中断线可唤醒 MCU,外部中断线包括 16 个外部中断线之一、PVD 输出、RTC、USB<br>OTG_FS。             |
| 待机模式 | 该模式功耗最低;<br>内部调压器被关闭,所有 1.3V 供电模块掉电,HSECLK 晶体谐振器、HSICLK、PLL 时钟关闭,<br>SRAM 和寄存器的数据消失,RTC 区域、后备寄存器内容仍然保留,待机电路仍工作;<br>NRST 上的外部复位信号、IWDT 复位、WKUP 引脚上的上升边沿或 RTC 的事件都会唤醒 MCU 退出<br>待机模式。 |

#### 4.8 **DMA**

内置 2 个 DMA,DMA1 支持 7 路通道,DMA2 支持 5 路通道。每个通道支持多个 DMA 请求,但同一时刻只允许 1 个 DMA 请求进入 DMA 通道。支持 DMA 请求的外设有:ADC、SPI、USART、I2C、TMRx。可配置 4 级 DMA 通道优先级。支持"存储器→存储器、存储器→外设、外设→存储器"数据传输(存储器包括 Flash、SRAM)。

#### 4.9 **GPIO**

GPIO 可以配置为通用输入、通用输出、复用功能、模拟输入输出。通用输入可以配置成浮空输入、上拉输入、下拉输入,通用输出可以配置成推挽输出、开漏输出,复用功能可以用于数字外设,模拟输入输出可以用于模拟外设以及低功耗模式;可以配置使能/禁止上拉/下拉电阻;可以配置 2MHz、10MHz、50MHz 的速度,速度越大,功耗、噪声也会越大。

# 4.10 通信外设

#### 4.10.1 USART/UART

该芯片内置多达 5 个通用同步/异步收发器,USART1 接口通信速率可达 4.5Mbit/s,其它 USART/UART 的通信速率可达 2.25Mbit/s,所有 USART/UART 可配置波特率、奇偶校验位、停止位、数据位长度,除了 UART5 外所有其它 USART/UART 都可以支持 DMA。各个 USART/UART 功能差异如下表:



#### 表格 9 USART/UART 功能差异

| USART 模式/功能     | USART1   | USART2 | USART3 | UART4    | UART5 |
|-----------------|----------|--------|--------|----------|-------|
| 调制解调器的硬件流控制     | √        | √      | √      | _        | _     |
| 同步模式            | √        | √      | √      | √        | √     |
| 智能卡模式           | √        | √      | √      | _        | _     |
| IrDASIR 编码解码器功能 | √        | √      | √      | √        | √     |
| LIN 模式          | √        | √      | √      | √        | √     |
| 单线半双工模式         | √        | √      | √      | √        | √     |
| 支持 DMA 功能       | <b>√</b> | √      | √      | <b>√</b> | _     |

注: √=支持。

#### 4.10.2 I2C

内置 I2C1/2 总线接口。I2C1/2 均可工作于多主模式或从模式,支持 7 位或 10 位寻址,7 位从模式时支持双从地址寻址,通信速率支持标准模式(最高 100kbit/s)、快速模式(最高 400kbit/s);内置了硬件 CRC 发生器/校验器;它们可以使用 DMA 操作并支持 SMBus 总线 2.0 版/PMBus 总线。

#### 4.10.3 SPI/I2S

内置 3 个 SPI, 在主模式、从模式下均支持全双工、半双工通信,可使用 DMA 控制器,可配置 每帧 4~16 位,通信速率最高 18Mbit/s。

内置 2 个 I2S(分别与 SPI2、SPI3 复用),支持主模式、从模式半双工通信,支持同步传输,可配置 16 位或 32 位分辨率的 16 位、24 位、32 位数据传输,音频采样率可配置的范围是 8kHz~48kHz; 当一个或者两个 I2S 接口配置为主模式,其主时钟可以以 256 倍采样频率输出给外部的 DAC 或解码器(CODEC)。

#### 4.10.4 CAN

内置 2 个 CAN (CAN1 与 CAN2 可同时使用),兼容 2.0A 和 2.0B(主动)规范,通信速率最高可达 1Mbit/s。它可以接收和发送 11 位标识符的标准帧,也可以接收和发送 29 位标识符的扩展帧。具有 3 个发送邮箱和 2 个接收 FIFO,3 级 28 个可调节的滤波器。

#### 4.10.5 USB OTG FS

产品内嵌 1 个 USB 控制器,OTG\_FS 可同时支持主机和从机功能,符合 USB 2.0 规范的 On-The-Go 补充标准,也可配置为"仅主机"或"仅从机"模式,完全符合 USB 2.0 规范,OTG\_FS 时钟(48MHz)由特定的 PLL1 输出。

#### 4.10.6 Ethernet

提供一个兼容 IEEE -802.3-2002 的 MAC,用于通过 MII 或 RMII 进行以太网局域网通信。本型 号需要一个 PHY 连接到物理 LAN 总线。PHY 连接到 MII 端口,使用 17 个信号用于 MII 或 9 个信号用于 RMII,并且可以使用来自内核的 25MHz 时钟(MII)。



# 4.11 模拟外设

#### 4.11.1 ADC

内置 2 个 ADC,精度为 12 位,每个 ADC 最多有 16 个外部通道和 2 个内部通道,内部通道分别测量温度传感器电压和参考电压。各通道 A/D 转换模式有单次、连续、扫描或间断,ADC 转换结果可以左对齐或右对齐存储在 16 位数据寄存器中;支持模拟看门狗,支持 DMA。

#### 4.11.1.1 内部参考电压

内置参考电压 V<sub>REFINT</sub>,内部连接 ADC\_IN17 通道,可通过 ADC 获取该 V<sub>REFINT</sub>; V<sub>REFINT</sub> 为 ADC 提供稳定的电压输出。

#### 4.11.2 DAC

内置 2 个 12 位 DAC,每个 DAC 对应一个输出通道,可配置为 8 位、12 位模式,支持 DMA 功能,波形产生支持噪声波、三角波,转换方式支持单独或同时转换,触发方式支持外部信号触发、内部定时器更新触发。

## 4.12 定时器

内置 1 个 16 位高级定时器(TMR1)、4 个通用定时器(TMR2/3/4/5)、两个基本定时器(TMR6/7)、1 个独立看门狗定时器、1 个窗口看门狗定时器和 1 个系统滴答定时器。

看门狗定时器可以用来检测程序是否正常运行。

系统滴答定时器时内核的外设,具有自动重装载功能,当计数器为 0 时能产生一个可屏蔽系统中断,可以用于实时操作系统和普通延时。

| 农怕 10 同级/应用/基本和求机倘告定的备为形比权 |                |                     |      |                 |  |     |                 |       |  |  |
|----------------------------|----------------|---------------------|------|-----------------|--|-----|-----------------|-------|--|--|
| 定时器<br>类型                  | 系统滴答定时器        | 基本定时器               |      | 通用定时器           |  |     |                 | 高级定时器 |  |  |
| 定时器<br>名称                  | Sys Tick Timer | TMR6                | TMR7 | TM<br>R2        |  |     | TM<br>R5        | TMR1  |  |  |
| 计数器<br>分辨率                 | 24 位           | 16 位                |      | 16 位            |  | 1   | 16 位            |       |  |  |
| 计数器<br>类型                  | 向下             | 向上                  |      | 向上,向下,向上/下      |  | ·/下 | 向上,向下,向上/下      |       |  |  |
| 预分频<br>系数                  | -              | 1~65536 之间<br>的任意整数 |      | 1~65536 之间的任意整数 |  | 意整数 | 1~65536 之间的任意整数 |       |  |  |
| 产生<br>DMA 请<br>求           | -              | 可以                  |      | 可以              |  |     | 可以              |       |  |  |
| 捕获/比<br>较通道                | -              | -                   |      | 4               |  |     | 4               |       |  |  |
| 互补输<br>出                   | -              | 没                   | :有   | 没有              |  |     | 有               |       |  |  |

表格 10 高级/通用/基本和系统滴答定时器功能比较



| 定时器  | 系统滴答定时器                                                     | 基本定时器                                        | 通用定时器                                                                                              | 高级定时器                                                                                                                                                      |
|------|-------------------------------------------------------------|----------------------------------------------|----------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 引脚特性 | -                                                           | -                                            | 共 5 根引脚: 1 路外部触发信号输入引脚, 4 路通道(非互补通道)引脚                                                             | 共9根引脚: 1 路外部触发信号输入引脚, 1 路刹车输入信号引脚, 3 对互补通道引脚, 1 路通道(非互补通道)引脚                                                                                               |
| 功能说明 | 专用于实时操作系统<br>具有自动重加载功能<br>当计数器为0时能产生<br>一个可屏蔽系统中断<br>可编程时钟源 | 用于产生 DAC 触发信号。<br>可以作为 16 位<br>通用型时基计<br>数器。 | 提供同步或事件链接功能<br>在调试模式下,计数器可<br>以被冻结。<br>可用于产生 PWM 输出<br>每个定时器都有独立的<br>DMA 请求机制。<br>可以处理增量编码器的信<br>号 | 具有带死区插入的互补 PWM 输出<br>配置为 16 位标准定时器时,它与<br>TMRx 定时器具有相同的功能。<br>配置为 16 位 PWM 发生器时,它具<br>有全调制能力(0~100%)。<br>在调试模式下,计数器可以被冻<br>结,同时 PWM 输出被禁止。<br>提供同步或事件链接功能。 |

表格 11 独立看门狗和窗口看门狗定时器

| 名称    | 计数器分辨率 | 计数器类型 | 预分频系数             | 功能说明                                                                                                                                          |
|-------|--------|-------|-------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|
| 独立看门狗 | 12 位   | 向下    | 1~256 之间<br>的任意整数 | 由一个内部独立的 40KHz 的 RC 振荡器提供时钟;因为这个 RC 振荡器独立于主时钟,所以它可运行于停机和待机模式。 在发生问题时可复位整个系统。 可以作为一个自由定时器为应用程序提供超时管理。 通过选项字节可以配置成是软件或硬件启动看门狗。 在调试模式下,计数器可以被冻结。 |
| 窗口看门狗 | 7位     | 向下    | -                 | 可以设置成自由运行。<br>在发生问题时可复位整个系统。<br>由主时钟驱动,具有早期预警中断功能;<br>在调试模式下,计数器可以被冻结。                                                                        |

## 4.13 **RTC**

内置 1 个 RTC,引脚有 LSECLK 信号输入引脚(OSC32\_IN、OSC32\_OUT)、1 个 TAMP 输入信号检测引脚(TAMP);时钟源可选择外部 32.768kHz 的外部晶振、谐振器或振荡器、LSICLK、HSECLK/128;默认由  $V_{DD}$  供电,当  $V_{DD}$  断电时,可自动切换至  $V_{BAT}$  供电,RTC 配置及时间数据不丢失;产生系统复位、软件复位、电源复位时,RTC 配置及时间数据不丢失;支持闹钟、日历功能。

#### 4.13.1 备份寄存器

内置 84Bytes 备份寄存器,默认由  $V_{DD}$ 供电,当  $V_{DD}$ 断电时,可自动切换至  $V_{BAT}$ 供电,备份寄存器数据不丢失,产生系统复位、软件复位、电源复位时,备份寄存器数据不丢失。



# 4.14 **CRC**

内置 1 个 CRC (循环冗余校验) 计算单元,可产生 CRC 码,可操作 8 位、16 位、32 位数据。



#### 电气特性 5

#### 5.1 电气特性测试条件

# 5.1.1 最大值和最小值

除非特别说明,所有产品是在 T<sub>A</sub>=25℃下在生产线上进行测试的。其最大和最小值可支持所定最 恶劣的环境温度、供电电压和时钟频率。

在每个表格下方的注解中说明是通过综合评估、设计仿真或工艺特性得到的数据,没有在生产线 上进行测试;在综合评估的基础上,通过样本测试,取其平均值再加减三倍的标准差(平均±3Σ) 得到最大和最小数值。

### 5.1.2 典型值

除非特别说明,典型数据是基于 T<sub>A</sub>=25℃、V<sub>DD</sub>=V<sub>DDA</sub>=3.3V 测量,这些数据仅用于设计指导。

# 5.1.3 典型曲线

除非特别说明,典型曲线仅用于设计指导而未经测试。

#### 5.1.4 电源方案

图 5 电源方案 MCU  $V_{\text{BAT}}$ LSECLK  $V_{BAT}$ 电源开关 RTC. 备份寄存器  $\nu_{\text{ss}}$ 输入施密特 触发器、 输出缓冲器 内核、 Flash 调压器 SRAM. I/0逻辑、 输入施密特 触发器、 输出缓冲器 数字外设  $V_{DDA}$ RC振荡器、 模拟外设  $V_{SSA}$ ADC \ DAC  $V_{REF-}$ 

Page 27 www.geehy.com



# 5.1.5 负载电容

图 6 测量引脚参数时的负载条件



图 7 引脚输入电压测量方案



图 8 功耗测量方案



# 5.2 通用工作条件下的测试

表格 12 通用工作条件

| 符号                 | 参数           | 条件 | 最小值 | 最大值 | 单位    |
|--------------------|--------------|----|-----|-----|-------|
| f <sub>HCLK</sub>  | 内部 AHB 时钟频率  | -  | -   | 96  | MHz   |
| f <sub>PCLK1</sub> | 内部 APB1 时钟频率 | -  | -   | 48  | IVI□∠ |



| 符号                 | 参数                         | 条件                    | 最小值             | 最大值 | 单位          |
|--------------------|----------------------------|-----------------------|-----------------|-----|-------------|
| f <sub>PCLK2</sub> | 内部 APB2 时钟频率               | -                     | -               | 96  |             |
| $V_{DD}$           | 主电源电压                      | -                     | 2               | 3.6 | ٧           |
| V                  | 模拟电源电压<br>(都未使用 ADC、DAC 时) | 必须与 V <sub>DD</sub> 相 | V <sub>DD</sub> | 3.6 | <b>&gt;</b> |
| VDDA               | 模拟电源电压<br>(使用 ADC、DAC 时)   | 同                     | 2.4             | 3.6 | V           |
| $V_{BAT}$          | 备份域电源电压 - 1.8 3.6          |                       | V               |     |             |
| T <sub>A</sub>     | 环境温度(温度标号6)                | 最大功率耗散                | -40             | 85  | $^{\circ}$  |

注意:在上电和正常操作期间,建议使用相同的电源为 VDD 和 VDDA 供电,要求 VDD 和 VDDA 之间最多相差 300mV。

# 5.3 绝对最大额定值

器件上的载荷如果超过绝对最大额定值,可能会导致器件永久性的损坏。这里只是给出能承受的最大载荷,不保证在此条件下器件的功能运行正常。

# 5.3.1 最大温度特性

表格 13 温度特性

| 符号               | 描述     | 数值         | 单位         |
|------------------|--------|------------|------------|
| T <sub>STG</sub> | 储存温度范围 | -55 ~ +150 | $^{\circ}$ |
| TJ               | 最大结温度  | 105        | $^{\circ}$ |

## 5.3.2 最大额定电压特性

所有的电源(V<sub>DD</sub>,V<sub>DDA</sub>)和地(V<sub>SS</sub>,V<sub>SSA</sub>)引脚必须始终连接到外部限定范围内的供电电源上。

表格 14 最大额定电压特性

| 符号                                          | 描述                                       | 最小值                  | 最大值                   | 单位   |
|---------------------------------------------|------------------------------------------|----------------------|-----------------------|------|
| V <sub>DD</sub> - V <sub>SS</sub>           | VDD - Vss外部主供电电压VDDA-Vssa外部模拟电源电压        |                      | 4.0                   |      |
| V <sub>DDA</sub> -V <sub>SSA</sub>          |                                          |                      | 4.0                   |      |
| V <sub>BAT</sub> -V <sub>SS</sub> 外部备份域电源电压 |                                          | -0.3                 | 4.0                   | V    |
| V <sub>DD</sub> -V <sub>DDA</sub>           | V <sub>DD</sub> -V <sub>DDA</sub> 允许的电压差 |                      | 0.3                   | V    |
| V                                           | 在 5V 容忍的引脚上的输入电压                         | V <sub>SS</sub> -0.3 | 5.5                   |      |
| V <sub>IN</sub>                             | 在其它引脚上的输入电压                              | V <sub>SS</sub> -0.3 | V <sub>DD</sub> + 0.3 |      |
| ΔV <sub>DDx</sub>                           | ΔV <sub>DDx</sub>   不同供电引脚之间的电压差         |                      | 50                    | mV   |
| V <sub>SSx</sub> -V <sub>SS</sub>           | 不同接地引脚之间的电压差                             | -                    | 50                    | IIIV |



# 5.3.3 最大额定电流特性

表格 15 电流特性

| 符号                                    | 描述                                 | 最大值   | 单位 |
|---------------------------------------|------------------------------------|-------|----|
| I <sub>VDD</sub>                      | IVDD经过 VDD/VDDA 电源线的总电流(供应电流) (1)  |       |    |
| I <sub>VSS</sub>                      | 经过 Vss 地线的总电流(流出电流) (1)            | 150   |    |
|                                       | 任意 I/O 和控制引脚上的灌电流                  | 25    |    |
| lio                                   | 任意 I/O 和控制引脚上的拉电流                  | -25   | mA |
| (2)                                   | 5T 引脚的注入电流 <sup>(3)</sup>          | -5/+0 |    |
| I <sub>INJ(PIN)</sub> (2)             | 其他引脚的注入电流(4)                       | ±5    |    |
| $\sum   \mathbf{I}_{INJ(PIN)} ^{(2)}$ | 所有 I/O 和控制引脚上的总注入电流 <sup>(5)</sup> | ±25   |    |

#### 注意:

- (1) 所有的电源(V<sub>DD</sub>, V<sub>DDA)</sub>和地(V<sub>SS</sub>, V<sub>SSA</sub>)必须始终在允许范围内。
- (2) 流出电流会干扰器件的模拟性能。
- (3) I/O 不能进行正注入; V<sub>IN</sub><V<sub>SS</sub> 时, I<sub>INJ(PIN)</sub>不能超过最大允许输入电压值。
- (4) 如果 VIN 超过最大值,必须在外部限制 IINJ(PIN)不超过其最大值。当 V<sub>IN</sub>> V<sub>DD</sub>时,电流流入引脚;当 V<sub>IN</sub><V<sub>SS</sub>时,电流流出引脚。
- (5) 当几个 I/O 口同时有注入电流时, $\Sigma$  IINJ(PIN)的最大值为流入电流与流出电流的即时绝对值之和。

#### 5.3.4 静电放电(ESD)

表格 16 ESD 绝对最大额定值

| 符号    参数               |                | 测试条件及标准                                 | 值          | 单位    |  |
|------------------------|----------------|-----------------------------------------|------------|-------|--|
| V                      | 静电放电电压(人体模型)   | TA=+25°C, ANSI/ESDA/JEDEC Standard,     | 2000       | .,    |  |
| V <sub>ESD</sub> (HBM) |                | Method JS-001-2017                      | 2000       | V     |  |
|                        | 势力为力力工(大力仍及增到) | TA=+25°C, ANSI/ESDA/JEDEC Standard,     | <b>500</b> | V     |  |
| VESD(CDM)              | 静电放电电压(充电设备模型) | Method JS-002-2018                      | 500        | \ \ \ |  |
| V <sub>ESD(MM)</sub>   | 静电放电电压(机器模型)   | TA=+25°C, JEDEC Standard, Method A115-C | 200        | V     |  |

注: 由第三方测试机构测试,不在生产中测试。

#### 5.3.5 静态栓锁(LU)

表格 17 静态栓锁

| 符号 | 参数    | 测试条件及标准                             | 类型         |
|----|-------|-------------------------------------|------------|
| LU | 静态栓锁类 | TA = +105°C, EIA/JEDEC STANDARD 78E | II level A |

注: 由第三方测试机构测试,不在生产中测试。



# 5.4 存储器

# 5.4.1 Flash 特性

表格 18 Flash 存储器特性

| 符号                | 参数             | 条件                        | 最小值   | 典型值 | 最大值 | 单位     |
|-------------------|----------------|---------------------------|-------|-----|-----|--------|
| tores             | 16 位编程时间       | T <sub>A</sub> = -40~105℃ | 40    | 70  | 75  | μs     |
| t <sub>prog</sub> | 10 Exhibit 150 | V <sub>DD</sub> =2.4~3.6V | 10    | 70  |     | μο     |
| tenace            | 页(2KBytes)擦除时间 | T <sub>A</sub> = -40~105℃ | 5     | 7   | 10  | ms     |
| terase            | 火(ZNDytes)     | V <sub>DD</sub> =2.4~3.6V |       | ,   | 10  | 1113   |
| 4                 | 整片擦除时间         | T <sub>A</sub> = -40~105℃ | 6     | 8.9 | 10  | ms     |
| t <sub>ME</sub>   |                | V <sub>DD</sub> =2.4~3.6V | O     | 0.9 | 10  | 1115   |
| V <sub>prog</sub> | 编程电压           | T <sub>A</sub> = -40~105℃ | 2     | -   | 3.6 | V      |
| t <sub>RET</sub>  | 数据保存时间         | T <sub>A</sub> = 125℃     | 10.77 | -   | -   | years  |
| N <sub>RW</sub>   | 擦写周期           | T <sub>A</sub> = 85°C     | 100K  | -   | -   | cycles |

注:由综合评估得出,不在生产中测试。

# 5.5 时钟

#### 5.5.1 外部时钟源特性

# 5.5.1.1 晶体谐振器产生的高速外部时钟

有关晶体谐振器的详细参数(频率、封装、精度等),请咨询相应的生产厂商。

表格 19 HSECLK4~16MHz 振荡器特性

| 符号                      | 参数              | 条件                                   | 最小值 | 典型值 | 最大值  | 单位  |
|-------------------------|-----------------|--------------------------------------|-----|-----|------|-----|
| f <sub>OSC_IN</sub>     | 振荡器频率           | -                                    | 3   | -   | 25   | MHz |
| R <sub>F</sub>          | 反馈电阻            | -                                    | -   | 200 | -    | kΩ  |
| I <sub>DD(HSECLK)</sub> | HSECLK 电流<br>消耗 | $V_{DD}$ =3.3 $V$ , $C_L$ =10pF@8MHz | -   | -   | 1    | mA  |
| I                       | HSECLK 驱动<br>电流 | $V_{DD}$ =3.3 V, $V_{IN}$ = $V_{SS}$ | -   | -   | 1.15 | mA  |
| t <sub>SU(HSECLK)</sub> | 启动时间            | V <sub>DD</sub> 是稳定的                 | -   | 2   | -    | ms  |

注:由综合评估得出,不在生产中测试。

#### 5.5.1.2 晶体谐振器产生的低速外部时钟

有关晶体谐振器的详细参数(频率、封装、精度等),请咨询相应的生产厂商。

表格 20 LSECLK 振荡器特性(fLSECLK=32.768KHz)

| 符号                  | 参数    | 条件 | 最小值 | 典型值    | 最大值 | 单位  |
|---------------------|-------|----|-----|--------|-----|-----|
| f <sub>OSC_IN</sub> | 振荡器频率 | -  | -   | 32.768 | -   | KHz |



| 符号                          | 参数          | 条件                                   | 最小值 | 典型值 | 最大值 | 单位 |
|-----------------------------|-------------|--------------------------------------|-----|-----|-----|----|
| I <sub>DD(LSECLK)</sub>     | LSECLK 电流消耗 | -                                    | -   | -   | 1   | μΑ |
| I                           | LSECLK 驱动电流 | $V_{DD}$ =3.3 V, $V_{IN}$ = $V_{SS}$ | -   | -   | 1.4 | uA |
| t <sub>SU(LSECLK)</sub> (1) | 启动时间        | V <sub>DDIOx</sub> 稳定                | -   | 2   | -   | S  |

注:由综合评估得出,不在生产中测试。

(1)  $t_{SU(LSECLK)}$ 是启动时间,是从软件使能 LSECLK 开始测量,直至得到稳定的 32.768KHz 振荡这段时间;这个数值是使用一个标准的晶体谐振器测量得到的,它可能因晶体制造商的不同而不同。

### 5.5.2 内部时钟源特性

#### 5.5.2.1 高速内部 (HSICLK) RC 振荡器

表格 21 HSICLK 振荡器特性

| - | A111                     |                |    |                                                |     |                                             |     |     |   |   |
|---|--------------------------|----------------|----|------------------------------------------------|-----|---------------------------------------------|-----|-----|---|---|
|   | 符号                       | 参数             | 条件 |                                                | 最小值 | 典型值                                         | 最大值 | 单位  |   |   |
|   | f <sub>HSICLK</sub>      | 频率             |    | -                                              |     | 8                                           | -   | MHz |   |   |
|   | ۸                        | HSICLK 振荡器的精度  |    | LOOK存出的特定                                      | エ厂  | $V_{DD} = 3.3V$ , $T_A = 25^{\circ}C^{(1)}$ | -1  | -   | 1 | % |
|   | A <sub>CC(HSICLK)</sub>  |                | 校准 | $V_{DD} = 3.3V$ , $T_A = -40 \sim 105$ °C      | -2  | -                                           | 2.5 | %   |   |   |
|   | I <sub>DDA(HSICLK)</sub> | HSICLK 振荡器功耗   |    | -                                              |     | -                                           | 100 | μA  |   |   |
|   | tsu(HSICLK)              | HSICLK 振荡器启动时间 | V  | V <sub>DD</sub> =3.3V,T <sub>A</sub> =-40~105℃ |     | -                                           | 2   | μs  |   |   |

注:除了(1)在生产中校准外,其它数据由综合评估得出,不在生产中测试。

#### 5.5.2.2 低速内部 (LSICLK) RC 振荡器

表格 22 LSICLK 振荡器特性

| 符号                      | 参数                                                              |    | 典型值 | 最大值 | 单位  |
|-------------------------|-----------------------------------------------------------------|----|-----|-----|-----|
| f <sub>LSICLK</sub>     | 频率(V <sub>DD</sub> =2-3.6V,T <sub>A</sub> =-40~105℃)            | 30 | 54  | 70  | KHz |
| I <sub>DD(LSICLK)</sub> | LSICLK 振荡器功耗                                                    | -  | 1   | 1.1 | μΑ  |
| tsu(LSICLK)             | LSICLK 振荡器启动时间,(V <sub>DD</sub> =3.3V,T <sub>A</sub> =-40~105℃) | 1  | -   | 80  | μs  |

注:由综合评估得出,不在生产中测试。

#### 5.5.3 PLL 特性

表格 23 PLL1 特性

| 符号                    | 参数                                                           | 最小值 | 最大值 | 单位  |
|-----------------------|--------------------------------------------------------------|-----|-----|-----|
| f                     | PLL1 输入时钟                                                    | 3   | 12  | MHz |
| f <sub>PLL1_IN</sub>  | PLL1 输入时钟占空比                                                 | 40  | 60  | %   |
| f <sub>PLL1_OUT</sub> | PLL1 倍频输出时钟,(V <sub>DD</sub> =3.3V,T <sub>A</sub> =-40~105℃) | 18  | 96  | MHz |
| f <sub>DPLL1CLK</sub> | DPLL1CLK 的频率                                                 | 36  | 144 | MHz |
| t <sub>LOCK1</sub>    | PLL1 锁相时间                                                    | -   | 350 | μs  |

注:由综合评估得出,不在生产中测试。



#### 表格 24 PLL2 特性

| 符号                    | 参数                                                           | 最小值 | 最大值 | 单位  |
|-----------------------|--------------------------------------------------------------|-----|-----|-----|
| 4                     | PLL2 输入时钟                                                    | 3   | 5   | MHz |
| f <sub>PLL2_IN</sub>  | PLL2 输入时钟占空比                                                 | 40  | 60  | %   |
| f <sub>PLL2_OUT</sub> | PLL2 倍频输出时钟,(V <sub>DD</sub> =3.3V,T <sub>A</sub> =-40~105℃) | 18  | 96  | MHz |
| f <sub>DPLL2CLK</sub> | DPLL2CLK 的频率                                                 | 80  | 148 | MHz |
| t <sub>LOCK2</sub>    | PLL2 锁相时间                                                    | -   | 350 | μs  |

注:由综合评估得出,不在生产中测试。

表格 25 PLL3 特性

| 符号                    | 参数                                                           | 最小值 | 最大值 | 单位  |
|-----------------------|--------------------------------------------------------------|-----|-----|-----|
| <b>f</b>              | PLL3 输入时钟                                                    | 3   | 5   | MHz |
| f <sub>PLL3_IN</sub>  | PLL3 输入时钟占空比                                                 | 40  | 60  | %   |
| f <sub>PLL3_OUT</sub> | PLL3 倍频输出时钟,(V <sub>DD</sub> =3.3V,T <sub>A</sub> =-40~105℃) | 18  | 96  | MHz |
| f <sub>DPLL3CLK</sub> | DPLL3CLK 的频率                                                 | 80  | 148 | MHz |
| t <sub>LOCK3</sub>    | PLL3 锁相时间                                                    | -   | 350 | μs  |

注: 由综合评估得出,不在生产中测试。

# 5.6 电源与电源管理

# 5.6.1 上电/掉电特性

表格 26 上电/掉电特性

| 符号               | 参数                   | 条件 | 最小值 | 典型值 | 最大值    | 单位   |
|------------------|----------------------|----|-----|-----|--------|------|
| t <sub>VDD</sub> | V <sub>DD</sub> 上升速率 | -  | 7   | -   | 200000 | 0.7  |
|                  | V <sub>DD</sub> 下降速率 |    | 5   | -   | 200000 | μs/V |

## 5.6.2 内嵌复位和电源控制模块特性测试

表格 27 内嵌复位和电源控制模块特性

| 符号                     | 参数        | 条件  | 最小值  | 典型值  | 最大值  | 单<br>位 |
|------------------------|-----------|-----|------|------|------|--------|
| V                      | 上电/掉电复位阈值 | 下降沿 | 1.84 | 1.88 | 1.96 | V      |
| Vpor/pdr               | 上电/挥电发位阈值 | 上升沿 | 1.84 | 1.92 | 2.00 | V      |
| V <sub>PDRhyst</sub>   | PDR 迟滞    | -   | -    | 54   | -    | mV     |
| Т <sub>R</sub> STTEMPO | 复位持续时间    | -   | 1    | 2.5  | 4.5  | ms     |

注:由综合评估得出,不在生产中测试。



表格 28 可编程电源电压检测器特性

| 符号        | 参数      | 条件                   | 最小值    | 典型值    | 最大值    | 单 位 |
|-----------|---------|----------------------|--------|--------|--------|-----|
|           |         | PLS[2:0]=000 (上升沿)   | 2.15   | 2.17   | 2.18   | V   |
|           |         | PLS[2:0]=000 (下降沿)   | 2.05   | 2.07   | 2.08   | V   |
|           |         | PLS[2:0]=000(PVD 迟滞) | 100.00 | 102.75 | 110.00 | mV  |
|           |         | PLS[2:0]=001 (上升沿)   | 2.25   | 2.27   | 2.28   | V   |
|           |         | PLS[2:0]=001 (下降沿)   | 2.14   | 2.16   | 2.17   | V   |
|           |         | PLS[2:0]=001(PVD 迟滞) | 110.00 | 110.75 | 120.00 | mV  |
|           |         | PLS[2:0]=010 (上升沿)   | 2.35   | 2.37   | 2.38   | V   |
|           |         | PLS[2:0]=010 (下降沿)   | 2.24   | 2.26   | 2.27   | V   |
|           |         | PLS[2:0]=010(PVD 迟滞) | 100.00 | 108.50 | 110.00 | mV  |
|           |         | PLS[2:0]=011 (上升沿)   | 2.44   | 2.46   | 2.48   | V   |
|           |         | PLS[2:0]=011 (下降沿)   | 2.34   | 2.36   | 2.37   | V   |
| V         | 可编程电源电压 | PLS[2:0]=011(PVD 迟滞) | 100.00 | 103.75 | 110.00 | mV  |
| $V_{PVD}$ | 检测器电平选择 | PLS[2:0]=100 (上升沿)   | 2.54   | 2.57   | 2.58   | V   |
|           |         | PLS[2:0]=100 (下降沿)   | 2.43   | 2.45   | 2.47   | V   |
|           |         | PLS[2:0]=100(PVD 迟滞) | 110.00 | 111.00 | 120.00 | mV  |
|           |         | PLS[2:0]=101 (上升沿)   | 2.64   | 2.66   | 2.68   | V   |
|           |         | PLS[2:0]=101 (下降沿)   | 2.53   | 2.56   | 2.57   | V   |
|           |         | PLS[2:0]=101(PVD 迟滞) | 100.00 | 104.50 | 110.00 | mV  |
|           |         | PLS[2:0]=110 (上升沿)   | 2.74   | 2.76   | 2.78   | V   |
|           |         | PLS[2:0]=110 (下降沿)   | 2.63   | 2.65   | 2.67   | V   |
|           |         | PLS[2:0]=110(PVD 迟滞) | 110.00 | 111.75 | 120.00 | mV  |
|           |         | PLS[2:0]=111 (上升沿)   | 2.84   | 2.87   | 2.89   | V   |
|           |         | PLS[2:0]=111 (下降沿)   | 2.73   | 2.76   | 2.77   | V   |
|           |         | PLS[2:0]=111(PVD 迟滯) | 110.00 | 116.75 | 120.00 | mV  |

注:由综合评估得出,不在生产中测试。

# 5.7 功耗

## 5.7.1 功耗测试环境

- (1) 执行 Dhrystone2.1,编译环境为 Keil.V5,编译优化等级为 L0 条件下测得的。
- (2) 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上 V<sub>DD</sub> 或 V<sub>SS</sub> (无负载)
- (3) 除非特别说明,所有的外设都关闭
- (4) Flash 等待周期的设置与 f<sub>HCLK</sub> 的关系:

0~24MHz: 0 个等待周期



24~48MHz: 1 个等待周期 48~72MHz: 2 个等待周期 72~96MHz: 3 个等待周期

- (5) 指令预取功能使能(提示:这些的设置必须在时钟设置和总线分频之前进行)
- (6) 当外设开启时: f<sub>PCLK1</sub>=f<sub>HCLK</sub>/2, f<sub>PCLK2</sub>=f<sub>HCLK</sub>

## 5.7.2 运行模式功耗

表格 29 程序在 Flash 或 SRAM 执行,运行模式的功耗

|                   |                                      | f <sub>HCLK</sub> | 典型值(1)                            |                      | 最大值 <sup>(1)</sup>                          |                      |
|-------------------|--------------------------------------|-------------------|-----------------------------------|----------------------|---------------------------------------------|----------------------|
| 参数                | 条件                                   |                   | $T_A=25^{\circ}C$ , $V_{DD}=3.3V$ |                      | T <sub>A</sub> =105℃, V <sub>DD</sub> =3.6V |                      |
|                   |                                      |                   | I <sub>DDA</sub> (μA)             | I <sub>DD</sub> (mA) | I <sub>DDA</sub> (μA)                       | I <sub>DD</sub> (mA) |
|                   |                                      | 96MHz             | 292.54                            | 34.10                | 329.73                                      | 36.52                |
|                   |                                      | 72MHz             | 231.43                            | 24.35                | 261.72                                      | 27.11                |
|                   |                                      | 48MHz             | 183.29                            | 15.87                | 208.27                                      | 17.83                |
|                   | HSECLK bypass <sup>(2)</sup> ,使能所有外设 | 36MHz             | 168.03                            | 12.93                | 191.62                                      | 14.67                |
|                   |                                      | 24MHz             | 148.38                            | 8.59                 | 170.88                                      | 9.94                 |
|                   |                                      | 16 MHz            | 161.26                            | 6.11                 | 184.31                                      | 7.09                 |
|                   |                                      | 8MHz              | 17.84                             | 3.43                 | 24.60                                       | 4.24                 |
|                   | HSECLK bypass <sup>(2)</sup> ,关闭所有外设 | 96MHz             | 292.11                            | 28.64                | 329.06                                      | 30.76                |
|                   |                                      | 72MHz             | 231.12                            | 20.21                | 261.44                                      | 22.84                |
|                   |                                      | 48MHz             | 183.10                            | 12.97                | 208.07                                      | 15.12                |
| \=\\( -\} +\} +\} |                                      | 36MHz             | 167.95                            | 10.61                | 191.50                                      | 12.45                |
| 运行模式功耗            |                                      | 24MHz             | 148.31                            | 7.16                 | 170.67                                      | 8.39                 |
|                   |                                      | 16 MHz            | 161.23                            | 5.09                 | 184.15                                      | 6.10                 |
|                   |                                      | 8MHz              | 17.83                             | 2.92                 | 24.59                                       | 3.76                 |
|                   |                                      | 36MHz             | 183.67                            | 14.62                | 196.07                                      | 15.69                |
|                   | HSICLK <sup>(2)</sup> ,使能所有外设        | 24MHz             | 161.20                            | 10.09                | 172.59                                      | 11.36                |
|                   |                                      | 16 MHz            | 175.80                            | 7.14                 | 188.42                                      | 8.04                 |
|                   |                                      | 8MHz              | 114.04                            | 4.04                 | 124.36                                      | 4.67                 |
|                   |                                      | 36MHz             | 183.52                            | 12.11                | 196.40                                      | 13.36                |
|                   | (2)                                  | 24MHz             | 161.15                            | 8.44                 | 172.67                                      | 9.55                 |
|                   | HSICLK <sup>(2)</sup> ,关闭所有外设        | 16 MHz            | 175.79                            | 6.00                 | 188.49                                      | 6.83                 |
|                   |                                      | 8MHz              | 114.03                            | 3.47                 | 124.25                                      | 4.53                 |

#### 注:

- (1) 由综合评估得出,不在生产中测试。
- (2) 外部时钟为8MHz, 当 f<sub>HCLK</sub>>8MHz 时, 开启 PLL; 否则关闭 PLL。



# 5.7.3 睡眠模式功耗

表格 30 程序在 Flash 或 SRAM 中执行,睡眠模式下的功耗

|         | 农相 60 柱/ 在 Fidshi实                   |        |                       | 业值 <sup>(1)</sup>     |                       | 值 <sup>(1)</sup>      |
|---------|--------------------------------------|--------|-----------------------|-----------------------|-----------------------|-----------------------|
| 参数      | 条件                                   | fHCLK  | T <sub>A</sub> =25℃,  | V <sub>DD</sub> =3.3V | T <sub>A</sub> =105℃, | V <sub>DD</sub> =3.6V |
|         |                                      |        | I <sub>DDA</sub> (μA) | I <sub>DD</sub> (mA)  | I <sub>DDA</sub> (μΑ) | I <sub>DD</sub> (mA)  |
|         |                                      | 96 MHz | 376.86                | 12.27                 | 423.00                | 13.06                 |
|         |                                      | 72MHz  | 242.56                | 9.36                  | 274.46                | 9.58                  |
|         | HSECLK bypass <sup>(2)</sup> ,使能所有外设 | 48MHz  | 194.82                | 6.61                  | 221.60                | 7.18                  |
|         |                                      | 36MHz  | 179.99                | 5.68                  | 204.54                | 6.13                  |
|         |                                      | 24MHz  | 157.53                | 4.08                  | 181.12                | 4.65                  |
|         |                                      | 16MHz  | 172.24                | 3.05                  | 196.76                | 3.56                  |
|         |                                      | 8MHz   | 111.03                | 1.94                  | 132.61                | 2.44                  |
|         | HSECLK bypass <sup>(2)</sup> ,关闭所有外设 | 96 MHz | 376.19                | 4.66                  | 423.80                | 5.14                  |
|         |                                      | 72MHz  | 242.28                | 3.61                  | 274.45                | 4.00                  |
|         |                                      | 48MHz  | 194.68                | 2.74                  | 221.70                | 3.22                  |
| 医阳槽 十寸转 |                                      | 36MHz  | 179.90                | 2.44                  | 205.52                | 2.90                  |
| 睡眠模式功耗  |                                      | 24MHz  | 157.45                | 1.94                  | 181.58                | 2.41                  |
|         |                                      | 16MHz  | 172.15                | 1.63                  | 197.04                | 2.11                  |
|         |                                      | 8MHz   | 111.02                | 1.22                  | 133.28                | 1.73                  |
|         |                                      | 36MHz  | 183.47                | 5.71                  | 196.38                | 6.56                  |
|         | HSICLK <sup>(2)</sup> ,使能所有外设        | 24MHz  | 160.89                | 4.08                  | 172.68                | 4.53                  |
|         | HSICLK中,便能別有外以                       | 16MHz  | 175.62                | 3.06                  | 188.03                | 3.53                  |
|         |                                      | 8MHz   | 113.95                | 1.94                  | 123.99                | 2.39                  |
|         |                                      | 36MHz  | 183.41                | 2.44                  | 196.20                | 2.87                  |
|         | HSICLK <sup>(2)</sup> ,关闭所有外设        | 24MHz  | 160.80                | 1.93                  | 172.43                | 2.37                  |
|         | 「NOIULN'/,大例別有外区                     | 16MHz  | 175.55                | 1.63                  | 187.81                | 2.07                  |
|         |                                      | 8MHz   | 113.94                | 1.22                  | 123.89                | 1.66                  |

#### 注:

<sup>(1)</sup> 由综合评估得出,不在生产中测试。

<sup>(2)</sup> 外部时钟为 8MHz, 当 fHCLK>8MHz 时,开启 PLL;否则关闭 PLL



# 5.7.4 停机、待机模式功耗

表格 31 停机、待机模式功耗

|    |                     |                       | 典               | ·型值 <sup>(1)</sup> , | (T <sub>A</sub> =25° | C)                |                 | 最大值 <sup>(1)</sup> ,<br>(V <sub>DD</sub> =3.6V) |                 | 单  |
|----|---------------------|-----------------------|-----------------|----------------------|----------------------|-------------------|-----------------|-------------------------------------------------|-----------------|----|
| 参数 | <b>条件</b>           | V <sub>DD</sub> =2.4V |                 | V <sub>DD</sub>      | =3.3V                | V <sub>DD</sub> : | =3.6V           | T <sub>A</sub> =105℃                            |                 | 位  |
|    |                     | I <sub>DDA</sub>      | I <sub>DD</sub> | I <sub>DDA</sub>     | I <sub>DD</sub>      | I <sub>DDA</sub>  | I <sub>DD</sub> | I <sub>DDA</sub>                                | I <sub>DD</sub> |    |
|    | 调压器处于运行模式,低速和高速内    |                       |                 |                      |                      |                   |                 |                                                 |                 |    |
| 停机 | 部 RC 振荡器和高速振荡器处于关闭  | 3.667                 | 42.441          | 4.282                | 42.169               | 4.594             | 43.11           | 6.16                                            | 386.35          |    |
| 模式 | 状态(没有独立看门狗)         |                       |                 |                      |                      |                   |                 |                                                 |                 |    |
| 功耗 | 调压器处于低功耗模式,低速和高速    |                       |                 |                      |                      |                   |                 |                                                 |                 |    |
|    | 内部 RC 振荡器和高速振荡器处于关  | 3.662                 | 32.30           | 4.282                | 32.093               | 4.589             | 32.623          | 6.18                                            | 353.42          |    |
|    | 闭状态(没有独立看门狗)        |                       |                 |                      |                      |                   |                 |                                                 |                 |    |
|    | 低速内部 RC 振荡器和独立看门狗处  | 2.885                 | 0.164           | 3.781                | 0.346                | 4.218             | 0.503           | 5.32                                            | 4.74            | μΑ |
|    | 于开启状态               | 2.000                 | 0.104           | 3.701                | 0.540                | 4.210             | 0.505           | 0.02                                            | 7.77            |    |
| 待机 | 低速内部 RC 振荡器处于开启状态,独 | 2.883                 | 0.042           | 3.781                | 0.189                | 4.221             | 0.323           | 5.30                                            | 4.41            |    |
| 模式 | 立看门狗处于关闭状态          | 2.000                 | 0.042           | 3.701                | 0.103                | 7.221             | 0.020           | 3.30                                            | 7.71            |    |
| 功耗 | 低速内部 RC 振荡器和独立看门狗处  |                       |                 |                      |                      |                   |                 |                                                 |                 |    |
|    | 于关闭状态,低速振荡器和 RTC 处  | 2.336                 | 0.01            | 2.957                | 0.064                | 3.271             | 0.018           | 4.43                                            | 3.95            |    |
|    | 于关闭状态               |                       |                 |                      |                      |                   |                 |                                                 |                 |    |

注:(1)由综合评估得出,不在生产中测试。

## 5.7.5 备份域功耗

表格 32 备份域功耗

|  | 符号                                | 条件                   | 典型值 <sup>(1)</sup> ,T <sub>A</sub> =25℃ |                        |                        | 最大                   | 单                   |                       |    |
|--|-----------------------------------|----------------------|-----------------------------------------|------------------------|------------------------|----------------------|---------------------|-----------------------|----|
|  |                                   |                      | V <sub>BAT</sub> =2.0V                  | V <sub>BAT</sub> =2.4V | V <sub>BAT</sub> =3.3V | T <sub>A</sub> =25°C | T <sub>A</sub> =85℃ | T <sub>A</sub> =105°C | 位  |
|  | I <sub>DD_</sub> V <sub>BAT</sub> | 低速振荡器和 RTC<br>处于开启状态 | 0.867                                   | 0.956                  | 1.278                  | 1.5                  | 2.4                 | 3.5                   | μА |

注:(1)由综合评估得出,不在生产中测试。

## 5.7.6 外设功耗

采用 HSECLK Bypass 1M 作为时钟源,f<sub>PCLK</sub>=f<sub>HCLK</sub>=1M。

外设功耗=使能该外设时钟的电流一禁止该外设的时钟的电流。

表格 33 外设功耗

| *************************************** |            |                                                              |    |  |  |  |  |  |  |
|-----------------------------------------|------------|--------------------------------------------------------------|----|--|--|--|--|--|--|
| 参数                                      | 外设         | 典型值 <sup>(1)</sup> T <sub>A</sub> =25℃,V <sub>DD</sub> =3.3V | 单位 |  |  |  |  |  |  |
|                                         | DMA1       | 0.09                                                         |    |  |  |  |  |  |  |
|                                         | DMA2       | 0.07                                                         |    |  |  |  |  |  |  |
| AHB                                     | CRC        | 0.71                                                         | mA |  |  |  |  |  |  |
|                                         | Ethernet   | 1.08                                                         |    |  |  |  |  |  |  |
|                                         | USB OTG_FS | 1.75                                                         |    |  |  |  |  |  |  |



| 参数   | 外设        | 典型值 <sup>(1)</sup> T <sub>A</sub> =25℃,V <sub>DD</sub> =3.3V | 单位 |
|------|-----------|--------------------------------------------------------------|----|
|      | TMR2      | 0.29                                                         |    |
|      | TMR3      | 0.26                                                         |    |
|      | TMR4      | 0.26                                                         |    |
|      | TMR5      | 0.26                                                         |    |
|      | TMR6      | 0.05                                                         |    |
|      | TMR7      | 0.05                                                         |    |
|      | WWDT      | 0.80                                                         |    |
|      | IWDT      | 0.06                                                         |    |
|      | SPI2/I2S2 | 0.24                                                         |    |
|      | SPI3/I2S3 | 0.05                                                         |    |
| APB1 | USART2    | 0.10                                                         |    |
|      | USART3    | 0.09                                                         |    |
|      | UART4     | 0.09                                                         |    |
|      | UART5     | 0.10                                                         |    |
|      | I2C1      | 0.07                                                         |    |
|      | I2C2      | 0.08                                                         |    |
|      | CAN1      | 0.15                                                         |    |
|      | CAN2      | 0.14                                                         |    |
|      | BAKPR     | 0.01                                                         |    |
|      | DAC       | 0.05                                                         |    |
|      | PMU       | 0.03                                                         |    |
|      | GPIOA     | 0.08                                                         |    |
|      | GPIOB     | 0.11                                                         |    |
|      | GPIOC     | 0.10                                                         |    |
|      | GPIOD     | 0.10                                                         |    |
|      | GPIOE     | 0.10                                                         |    |
| APB2 | ADC1      | 0.33                                                         |    |
|      | ADC2      | 0.31                                                         |    |
|      | TMR1      | 0.38                                                         |    |
|      | SPI1      | 0.19                                                         |    |
|      | USART1    | 0.17                                                         |    |

注: 由综合评估得出,不在生产中测试。



# 5.8 低功耗模式唤醒时间

低功耗唤醒时间的测量是从唤醒事件开始至用户程序读取第一条指令的时间,其中 VDD=VDDA。

表格 34 低功耗唤醒时间

| 符号       | 参数      | 条件         | 最小值            | 典型值(TA=25℃) |       |       | 最大值   | 单位 |
|----------|---------|------------|----------------|-------------|-------|-------|-------|----|
| 14.2     |         |            | <b>承</b> (7) 直 | 2V          | 3.3V  | 3.6V  | - 本八田 | 半世 |
| twusleep | 从睡眠模式唤醒 | -          | 0.51           | 0.58        | 0.57  | 0.58  | 0.64  |    |
|          | 从停机模式唤醒 | 调压器处于运行模式  | 1.78           | 2.18        | 188   | 1.83  | 2.22  |    |
| twustop  |         | 调压器处于低功耗模式 | 2.58           | 4.06        | 2.90  | 2.77  | 4.55  | μs |
| twustdby | 从待机模式唤醒 | -          | 62.78          | 80.03       | 68.63 | 66.97 | 93.10 |    |

注: 由综合评估得出,不在生产中测试。

## 5.9 引脚特性

# 5.9.1 I/O 引脚特性

表格 35 直流特性 (测试条件 V<sub>DD</sub>=2.7~3.6V,T<sub>A</sub>=-40~105℃)

| 符号                 | 参数                           | 条件                                                             | 最小值                | 典型值 | 最大值                              | 单位                                    |
|--------------------|------------------------------|----------------------------------------------------------------|--------------------|-----|----------------------------------|---------------------------------------|
| \/                 | 标准 I/O 输入低电<br>平电压           | -                                                              | -0.3               | 1   | 0.28*(V <sub>DD</sub> -2V)+0.8V  |                                       |
| V <sub>IL</sub>    | 5V 容忍 I/O 输入<br>低电平电压        | -                                                              | -0.3               | -   | 0.32*(V <sub>DD</sub> -2V)+0.75V | \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ |
| VIH                | 标准 I/O 输入高电<br>平电压           | -                                                              | 0.41*(VDD-2V)+1.3V | -   | VDD+0.3                          | V                                     |
| VIH                | 5V 容忍 I/O 输入                 | V <sub>DD</sub> >2V                                            | 0.42*(\/DD-2\/14\/ |     | 5.5                              |                                       |
|                    | 高电平电压                        | V <sub>DD</sub> ≪2V                                            | 0.42*(VDD-2V)+1V   | -   | 5.2                              |                                       |
| V <sub>hys</sub> - | 标准 I/O 施密特触<br>发器电压迟滞        |                                                                | 200                | -   | -                                | mV                                    |
| V <sub>hys</sub>   | 5V 容忍 I/O 施密<br>特触发器电压迟滞     | -                                                              | 5%V <sub>DD</sub>  | -   | -                                | mV                                    |
|                    | *A ) \P + \Y                 | V <sub>SS</sub> ≤V <sub>IN</sub> ≤V <sub>DD</sub><br>标准 I/O 端口 | -                  | -   | ±1                               |                                       |
| I <sub>lkg</sub>   | 输入漏电流                        | V <sub>IN</sub> =5V,<br>5V 容忍端口                                | -                  | -   | 3                                | μA                                    |
| R <sub>PU</sub>    | 除 PA10 外所有引<br>脚的弱上拉等效电<br>阻 | V <sub>IN</sub> =V <sub>SS</sub>                               | 30                 | 40  | 50                               | kΩ                                    |
|                    | PA10 的弱上拉等<br>效电阻            |                                                                | 8                  | 11  | 15                               |                                       |



| 符号              | 参数                           | 条件              | 最小值 | 典型值 | 最大值 | 单位 |
|-----------------|------------------------------|-----------------|-----|-----|-----|----|
| R <sub>PD</sub> | 除 PA10 外所有引<br>脚的弱下拉等效电<br>阻 | $V_{IN}=V_{DD}$ | 30  | 40  | 50  | kΩ |
|                 | PA10 的弱下拉等<br>效电阻            |                 | 8   | 11  | 15  |    |
| C <sub>IO</sub> | IO 引脚电容                      | -               | -   | 2.6 | -   | pF |

注:由综合评估得出,不在生产中测试。

表格 36 交流特性

| MODEy[1:0]<br>的配置 | 符号                      | 参数           | 条件                                                 | 最小值 | 最大值 | 单位  |  |
|-------------------|-------------------------|--------------|----------------------------------------------------|-----|-----|-----|--|
| 10                | f <sub>max(IO)out</sub> | 最大频率         | C <sub>L</sub> =50 pF,<br>V <sub>DD</sub> =2~3.6V  | -   | 2   | MHz |  |
| (2MHz)            | t <sub>f(IO)out</sub>   | 输出高至低电平的下降时间 | C <sub>L</sub> =50 pF,                             | -   | 125 |     |  |
|                   | t <sub>r(IO)out</sub>   | 输出低至高电平的上升时间 | V <sub>DD</sub> =2~3.6V                            | -   | 125 | ns  |  |
| 01                | f <sub>max(IO)out</sub> | 最大频率         | C <sub>L</sub> =50 pF,<br>V <sub>DD</sub> =2~3.6V  | -   | 10  | MHz |  |
| (10MHz)           | t <sub>f(IO)out</sub>   | 输出高至低电平的下降时间 | C <sub>L</sub> =50 pF,                             | -   | 25  | 20  |  |
|                   | t <sub>r(IO)out</sub>   | 输出低至高电平的上升时间 | V <sub>DD</sub> =2~3.6V                            | -   | 25  | ns  |  |
| 11                | f <sub>max(IO)out</sub> | 最大频率         | $C_L=50 \text{ pF},$<br>$V_{DD}=2\sim3.6 \text{V}$ | -   | 50  | MHz |  |
| (50MHz)           | t <sub>f(IO)out</sub>   | 输出高至低电平的下降时间 | C <sub>L</sub> =50 pF,                             | -   | 12  | no  |  |
|                   | t <sub>r(IO)out</sub>   | 输出低至高电平的上升时间 | V <sub>DD</sub> =2~3.6V                            | -   | 12  | ns  |  |

- 注:(1) I/O 端口的速度可以通过相应寄存器配置(见用户手册)。
  - (2) 由综合评估得出,不在生产中测试。

图 9 输入输出交流特性定义



注:由综合评估得出,不在生产中测试。



表格 37 输出驱动电流特性 (测试条件 V<sub>DD</sub>=2.7~3.6V, T<sub>A</sub>=-40~105℃)

| 符号              | 参数                | 条件                                                                                            | 最小值                  | 最大值 | 单位 |  |
|-----------------|-------------------|-----------------------------------------------------------------------------------------------|----------------------|-----|----|--|
| $V_{OL}$        | 输出低电平,当8个引脚同时吸收电流 | IIO = +8mA                                                                                    | -                    | 0.4 | \/ |  |
| V <sub>OH</sub> | 输出高电平,当8个引脚同时输出电流 | 2.7V <vdd<3.6v< td=""><td>V<sub>DD</sub>-0.4</td><td>-</td><td>V</td></vdd<3.6v<>             | V <sub>DD</sub> -0.4 | -   | V  |  |
| V <sub>OL</sub> | 输出低电平,当8个引脚同时吸收电流 | IIO = +20mA                                                                                   | -                    | 1.3 | \/ |  |
| V <sub>OH</sub> | 输出高电平,当8个引脚同时输出电流 | 2.7V <vdd<3.6v< td=""><td>V<sub>DD</sub>-1.3</td><td>-</td><td colspan="2">V</td></vdd<3.6v<> | V <sub>DD</sub> -1.3 | -   | V  |  |

## 5.9.2 NRST 引脚特性

NRST 引脚输入驱动采用 CMOS 工艺,它连接了一个永久性上拉电阻 R<sub>PU</sub>。

表格 38 NRST 引脚特性(测试条件 V<sub>DD</sub>=3.3V,T<sub>A</sub>=-40~105℃)

| 符号                     | 参数              | 条件        | 最小值  | 典型值 | 最大值                  | 单<br>位 |
|------------------------|-----------------|-----------|------|-----|----------------------|--------|
| V <sub>IL(NRST)</sub>  | NRST 输入低电平电压    | -         | -0.5 | -   | 2                    | V      |
| V <sub>IH(NRST)</sub>  | NRST 输入高电平电压    | -         | 2    | -   | V <sub>DD</sub> +0.5 | V      |
| V <sub>hys(NRST)</sub> | NRST 施密特触发器电压迟滞 | -         | -    | 200 | -                    | mV     |
| R <sub>PU</sub>        | 弱上拉等效电阻         | VIN = Vss | 30   | 40  | 50                   | kΩ     |

注:由综合评估得出,不在生产中测试。

# 5.10 通信外设

## 5.10.1 I2C 外设特性

为达到标准模式 I2C 的最大频率, $f_{PCLK1}$  必须大于 2MHz。为达到快速模式 I2C 的最大频率, $f_{PCLK1}$  必须大于 4MHz。

表格 39 I2C 接口特性(T<sub>A</sub>=25℃,V<sub>DD</sub>=3.3V)

| 符号                                       | 参数                 | 标准  | I2C  | 快   | 速 I2C | 单   |
|------------------------------------------|--------------------|-----|------|-----|-------|-----|
| <u>47.2</u>                              | <b>多</b> 數         | 最小值 | 最大值  | 最小值 | 最大值   | 位   |
| t <sub>w(SCLL)</sub>                     | SCL 时钟低时间          | 4.7 | -    | 1.3 | -     | 110 |
| tw(SCLH)                                 | SCL 时钟高时间          | 4.0 | -    | 0.6 | -     | μs  |
| t <sub>su(SDA)</sub>                     | SDA 建立时间           | 250 | -    | 100 | -     |     |
| th(SDA)                                  | SDA 数据保持时间         | 0   | 1    | 0   | 900   | no  |
| $t_{r(SDA)}/t_{r(SCL)}$                  | SDA 和 SCL 上升时间     | -   | 1000 | -   | 500   | ns  |
| t <sub>f(SDA)</sub> /t <sub>f(SCL)</sub> | SDA 和 SCL 下降时间     | -   | 300  | -   | 300   |     |
| t <sub>h(STA)</sub>                      | 开始条件保持时间           | 4.0 | -    | 0.6 | -     |     |
| t <sub>su(STA)</sub>                     | 重复的开始条件建立时间        | 4.7 | 1    | 0.6 | -     | 110 |
| t <sub>su(STO)</sub>                     | 停止条件建立时间           | 4.0 | -    | 0.6 | -     | μs  |
| tw(STO:STA)                              | 停止条件至开始条件的时间(总线空闲) | 4.7 | -    | 1.3 | -     |     |



注: 由综合评估得出,不在生产中测试。

图 10 总线交流波形和测量电路



注:测量点设置于 CMOS 电平: 0.3V<sub>DD</sub> 和 0.7V<sub>DD</sub>。

## 5.10.2 SPI 外设特性

表格 40 SPI 特性(T<sub>A</sub>=25℃,V<sub>DD</sub>=3.3V)

| 符号                        | 参数              | 条件                                        | 最小值                | 最大值                | 单位  |  |
|---------------------------|-----------------|-------------------------------------------|--------------------|--------------------|-----|--|
| fsck                      | SPI 时钟频率        | 主模式                                       | -                  | 18                 | MHz |  |
| 1/t <sub>c(SCK)</sub>     | SPI的钾频率         | 从模式                                       | -                  | - 18               |     |  |
| $t_{f(SCK)}$ $t_{f(SCK)}$ | SPI 时钟上升和下降时间   | 负载电容: C = 30pF                            | -                  | 8                  | ns  |  |
| t <sub>su(NSS)</sub>      | NSS 建立时间        | 从模式                                       | 4t <sub>PCLK</sub> | -                  | ns  |  |
| t <sub>h(NSS)</sub>       | NSS 保持时间        | 从模式                                       | 2t <sub>PCLK</sub> |                    | ns  |  |
| t <sub>w(SCKH)</sub>      | SCK 高和低的时间      | 主模式,f <sub>PCLK</sub> = 36MHz,<br>预分频系数=4 | 50                 | 60                 | ns  |  |
| t <sub>su(MI)</sub>       | 数据输入建立时间        | 主模式                                       | 4                  | -                  | ns  |  |
| t <sub>su(SI)</sub>       | <b>数</b>        | 从模式 5                                     |                    | -                  | 112 |  |
| t <sub>h(MI)</sub>        | <b>粉据绘》但挂时间</b> | 主模式                                       | 5                  | -                  | 20  |  |
| t <sub>h(SI)</sub>        | 数据输入保持时间        | 从模式                                       | 5                  | -                  | ns  |  |
| t <sub>a(SO)</sub>        | 数据输出访问时间        | 从模式,f <sub>PCLK</sub> = 20MHz             | -                  | 3t <sub>PCLK</sub> | ns  |  |
| t <sub>v(SO)</sub>        | 数据输出有效时间        | 从模式(使能边沿之后)                               | -                  | 34                 | ns  |  |
| t <sub>v(MO)</sub>        | 数据输出有效时间        | 主模式 (使能边沿之后)                              | -                  | 8                  | ns  |  |
| th(SO)                    | 数据输出保持时间        | 从模式 (使能边沿之后)                              | 11.5               | -                  | ns  |  |



| 符号                 | 参数 | 条件           | 最小值 | 最大值 | 单位 |
|--------------------|----|--------------|-----|-----|----|
| t <sub>h(MO)</sub> |    | 主模式 (使能边沿之后) | 1   | -   |    |

注: 由综合评估得出,不在生产中测试.

图 11 SPI 时序图—从模式和 CPHA=0



图 12 SPI 时序图—从模式和 CPHA=1



注:测量点设置于 CMOS 电平: 0.3V<sub>DD</sub> 和 0.7V<sub>DD</sub>。



图 13 SPI 时序图—主模式



注:测量点设置于 CMOS 电平: 0.3V<sub>DD</sub> 和 0.7V<sub>DD</sub>。

# 5.11 模拟外设

### 5.11.1 ADC

测试参数说明:

● 采样率: ADC 每秒进行的模拟量转数字量的次数,采样率=ADC 时钟/(采样周期数+转换周期数)

### 5.11.1.1 12 位 ADC 特性

表格 41 12 位 ADC 特性

| 符号                | 参数        | 条件                                | 最小值   | 典型值 | 最大值  | 单位  |
|-------------------|-----------|-----------------------------------|-------|-----|------|-----|
| $V_{DDA}$         | 供电电压      | -                                 | 2.4   | 1   | 3.6  | V   |
| f <sub>ADC</sub>  | ADC 频率    | -                                 | 0.6   | -   | 14   | MHz |
| C <sub>ADC</sub>  | 内部采样和保持电容 | -                                 | -     | -   | 2.63 | pF  |
| R <sub>ADC</sub>  | 采样电容      | -                                 | -     | -   | 121  | Ω   |
| C <sub>ADC</sub>  | 内部采样和保持电容 | -                                 | -     |     | 8    | pF  |
| R <sub>ADC</sub>  | 采样电阻      | -                                 | -     | -   | 1000 | Ω   |
| ts                | 采样时间      | f <sub>ADC</sub> =14MHz           | 0.107 | -   | 17.1 | μs  |
| T <sub>CONV</sub> | 采样和转换时间   | f <sub>ADC</sub> =14MHz,12-bit 转换 | 1     | -   | 18   | μs  |



表格 42 12 位 ADC 精度

| 符号             | 参数     | 条件                                                      | 典型值  | 最大值  | 单位  |
|----------------|--------|---------------------------------------------------------|------|------|-----|
| E <sub>T</sub> | 综合误差   |                                                         | ±2   | ±5   |     |
| Eo             | 偏移误差   | f <sub>PCLK</sub> =56MHz,                               | ±1.5 | ±2.5 |     |
| E <sub>G</sub> | 增益误差   | f <sub>ADC</sub> =14MHz,<br>V <sub>DDA</sub> =2.4V-3.6V | ±1.5 | ±3   | LSB |
| E <sub>D</sub> | 微分线性误差 | T <sub>A</sub> =-40°C~105°C                             | ±1   | ±2   |     |
| EL             | 积分线性误差 |                                                         | ±1.5 | ±3   |     |

注: 由综合评估得出,不在生产中测试。

### 5.11.1.2 内置参考电压特性测试

表格 43 内置参考电压特性

| 符号                  | 参数             | 条件                        | 最小值  | 典型值  | 最大值  | 单位    |
|---------------------|----------------|---------------------------|------|------|------|-------|
|                     |                | -40°C < T <sub>A</sub> <  |      |      |      |       |
| V <sub>REFINT</sub> | 内置参照电压         | +105°C                    | 1.16 | 1.20 | 1.26 | V     |
|                     |                | V <sub>DD</sub> = 2-3.6 V |      |      |      |       |
| Т                   | 当读出内部参照电压时,ADC |                           |      | 5.1  | 17.1 | II.C  |
| $T_{S\_vrefint}$    | 的采样时间          | -                         | _    | 5.1  | 17.1 | μs    |
| T <sub>coeff</sub>  | 温度系数           | -                         | -    | -    | 100  | ppm/℃ |

注: 由综合评估得出,不在生产中测试。

### 5.11.2 DAC

测试参数说明:

- DNL 微分非线性误差=两个连续代码之间的偏差-1LSB
- INL 积分非线性误差:代码 i 处测得的值与代码 0 及最后一个代码 4095 之间连线上代码 i 处的值之间的差

表格 44 DAC 特性

| 符号                | 参数                  | 条件                                                              | 最小值 | 典型值 | 最大值                    | 单位  |
|-------------------|---------------------|-----------------------------------------------------------------|-----|-----|------------------------|-----|
| $V_{DDA}$         | 模拟电源电压              | -                                                               | 2.4 | -   | 3.6                    | V   |
| R <sub>LOAD</sub> | 阻性负载                | 缓冲器打开,负载与 V <sub>SSA</sub> 连接                                   | 5   | -   | -                      | kΩ  |
| Ro                | 输出阻抗                | 缓冲器关闭,DAC_OUT 和 V <sub>SS</sub> 之<br>间的阻性负载是 1.5MΩ              | -   | -   | 15                     | kΩ  |
| C <sub>LOAD</sub> | 容性负载                | 缓冲器打开,在 DAC_OUT 引脚处的最大容性负载                                      | -   | -   | 50                     | pF  |
| DAC_OUT min       | 带缓冲器低<br>DAC_OUT 电压 | DAC 的最大输出偏移,对应于 12<br>位输入代码(0x0E1)到 V <sub>REF+</sub> =         | 0.2 | -   | -                      | V   |
| DAC_OUT max       | 更高的带缓冲器的<br>输出电压    | 3.6 V 处的(0xF1B)和 V <sub>REF+</sub> = 2.4<br>V 处的(0x154)和(0xEAC) | -   | -   | V <sub>DDA</sub> - 0.2 | V   |
| DNL               | 微分非线性误差             | 配置 12 位 DAC                                                     | -   | -   | ±2.5                   | LSB |
| INL               | 积分非线性误差             | 配置 12 位 DAC                                                     | -   | -   | ±4                     | LSB |



| 符号         | 参数   | 条件                                  | 最小值 | 典型值 | 最大值  | 单位  |
|------------|------|-------------------------------------|-----|-----|------|-----|
| Offset     | 偏移误差 | V <sub>REF+</sub> =3.6V,配置 12 位 DAC | -   | -   | ±12  | LSB |
| Gain error | 增益误差 | 配置 12 位 DAC                         | -   | -   | ±0.5 | %   |

注: 由综合评估得出,不在生产中测试。



# 6 封装信息

# 6.1 **LQFP100** 封装图

图 14 LQFP100 封装图





(1) 图不是按照比例绘制。



## (2) 所有的引脚都应该焊接在 PCB 上。

表格 45 LQFP100 封装数据

|     | DIMENSION LIST (FOOTPRINT: 2.00) |              |                 |  |  |  |  |  |  |  |
|-----|----------------------------------|--------------|-----------------|--|--|--|--|--|--|--|
| S/N | SYM                              | DIMENDIONS   | REMARKS         |  |  |  |  |  |  |  |
| 1   | А                                | MAX. 1.600   | OVERALL HEIGHT  |  |  |  |  |  |  |  |
| 2   | A2                               | 1.400±0.050  | PKG THICKNESS   |  |  |  |  |  |  |  |
| 3   | D                                | 16.000±0.200 | LEAD TIP TO TIP |  |  |  |  |  |  |  |
| 4   | D1                               | 14.000±0.100 | PKG LENGTH      |  |  |  |  |  |  |  |
| 5   | Е                                | 16.000±0.200 | LEAD TIP TO TIP |  |  |  |  |  |  |  |
| 6   | E1                               | 14.000±0.100 | PKG WDTH        |  |  |  |  |  |  |  |
| 7   | L                                | 0.600±0.150  | FOOT LENGTH     |  |  |  |  |  |  |  |
| 8   | L1                               | 1.000 REF    | LEAD LENGTH     |  |  |  |  |  |  |  |
| 9   | е                                | 0.500 BASE   | LEAD PITCH      |  |  |  |  |  |  |  |
| 10  | H (REF)                          | (12.00)      | CUM LEAD PITCH  |  |  |  |  |  |  |  |
| 11  | b                                | 0.22±0.050   | LEAD WIDTH      |  |  |  |  |  |  |  |

# (1) 尺寸以毫米表示。

图 15 LQFP100 - 100 引脚, 14 x 14mm 焊接 Layout 建议



## (1) 尺寸以毫米表示。



图 16 LQFP100 - 100 引脚, 14 x 14mm 封装标识





# 6.2 **LQFP64** 封装图

图 17 LQFP64 封装图





- (1) 图不是按照比例绘制。
- (2) 所有的引脚都应该焊接在 PCB 上。



表格 46 LQFP64 封装数据

|     |         | DIMENSION LIST (FOOTPRIN | NT: 2.00)       |
|-----|---------|--------------------------|-----------------|
| S/N | SYM     | DIMENDIONS               | REMARKS         |
| 1   | Α       | MAX. 1.600               | OVERALL HEIGHT  |
| 2   | A2      | 1.400±0.050              | PKG THICKNESS   |
| 3   | D       | 12.000±0.200             | LEAD TIP TO TIP |
| 4   | D1      | 10.000±0.100             | PKG LENGTH      |
| 5   | E       | 12.000±0.200             | LEAD TIP TO TIP |
| 6   | E1      | 10.000±0.100             | PKG WDTH        |
| 7   | L       | 0.600±0.150              | FOOT LENGTH     |
| 8   | L1      | 1.000 REF                | LEAD LENGTH     |
| 9   | е       | 0.500 BASE               | LEAD PITCH      |
| 10  | H (REF) | (7.500)                  | CUM LEAD PITCH  |
| 11  | b       | 0.22±0.050               | LEAD WIDTH      |

## (1) 尺寸以毫米表示。

图 18 LQFP64 焊接 Layout 建议



## (1) 尺寸以毫米表示。



图 19 LQFP64 封装标识





# 7 包装信息

## 7.1 带状包装

图 20 带状包装规格图



### Quadrant Assignments for PIN1 Orientation in Tape



**Reel Dimensions** 





所有照片仅供参考, 外观以产品为准。

表格 47 带状包装参数规格表

| Device        | Package<br>Type | Pins | SPQ  | Reel<br>Diameter<br>(mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | W<br>(mm) | Pin1<br>Quadrant |
|---------------|-----------------|------|------|--------------------------|------------|------------|------------|-----------|------------------|
| APM32F105R8T6 | LQFP            | 64   | 1000 | 330                      | 12.35      | 12.35      | 2.2        | 24        | Q1               |
| APM32F105RBT6 | LQFP            | 64   | 1000 | 330                      | 12.35      | 12.35      | 2.2        | 24        | Q1               |
| APM32F105RCT6 | LQFP            | 64   | 1000 | 330                      | 12.35      | 12.35      | 2.2        | 24        | Q1               |
| APM32F107RBT6 | LQFP            | 64   | 1000 | 330                      | 12.35      | 12.35      | 2.2        | 24        | Q1               |
| APM32F107RCT6 | LQFP            | 64   | 1000 | 330                      | 12.35      | 12.35      | 2.2        | 24        | Q1               |

# 7.2 托盘包装

图 21 托盘包装示意图



Tray Dimensions





所有照片仅供参考, 外观以产品为准

表格 48 托盘包装参数规格表

| Device        | Package<br>Type | Pins | SPQ  | X-Dimension (mm) | Y-Dimension (mm) | X-Pitch (mm) | Y-Pitch<br>(mm) | Tray<br>Length<br>(mm) | Tray<br>Width<br>(mm) |
|---------------|-----------------|------|------|------------------|------------------|--------------|-----------------|------------------------|-----------------------|
| APM32F105V8T6 | LQFP            | 100  | 900  | 16.6             | 16.6             | 20.3         | 21              | 322.6                  | 135.9                 |
| APM32F105VBT6 | LQFP            | 100  | 900  | 16.6             | 16.6             | 20.3         | 21              | 322.6                  | 135.9                 |
| APM32F105VCT6 | LQFP            | 100  | 900  | 16.6             | 16.6             | 20.3         | 21              | 322.6                  | 135.9                 |
| APM32F107VBT6 | LQFP            | 100  | 900  | 16.6             | 16.6             | 20.3         | 21              | 322.6                  | 135.9                 |
| APM32F107VCT6 | LQFP            | 100  | 900  | 16.6             | 16.6             | 20.3         | 21              | 322.6                  | 135.9                 |
| APM32F105R8T6 | LQFP            | 64   | 1600 | 12.3             | 12.3             | 15.2         | 15.7            | 322.6                  | 135.9                 |
| APM32F105RBT6 | LQFP            | 64   | 1600 | 12.3             | 12.3             | 15.2         | 15.7            | 322.6                  | 135.9                 |
| APM32F105RCT6 | LQFP            | 64   | 1600 | 12.3             | 12.3             | 15.2         | 15.7            | 322.6                  | 135.9                 |
| APM32F107RBT6 | LQFP            | 64   | 1600 | 12.3             | 12.3             | 15.2         | 15.7            | 322.6                  | 135.9                 |
| APM32F107RCT6 | LQFP            | 64   | 1600 | 12.3             | 12.3             | 15.2         | 15.7            | 322.6                  | 135.9                 |



# 8 订货信息



表格 49 订货信息列表

| 订货编码            | FLASH (KB) | SRAM (KB) | 封装      | SPQ  | 温度范围         |
|-----------------|------------|-----------|---------|------|--------------|
| APM32F105V8T6   | 64         | 64        | LQFP100 | 900  | 工业级 -40℃~85℃ |
| APM32F105VBT6   | 128        | 64        | LQFP100 | 900  | 工业级 -40℃~85℃ |
| APM32F105VCT6   | 256        | 64        | LQFP100 | 900  | 工业级 -40℃~85℃ |
| APM32F107VBT6   | 128        | 64        | LQFP100 | 900  | 工业级 -40℃~85℃ |
| APM32F107VCT6   | 256        | 64        | LQFP100 | 900  | 工业级 -40℃~85℃ |
| APM32F105R8T6   | 64         | 64        | LQFP64  | 1600 | 工业级 -40℃~85℃ |
| APM32F105RBT6   | 128        | 64        | LQFP64  | 1600 | 工业级 -40℃~85℃ |
| APM32F105RCT6   | 256        | 64        | LQFP64  | 1600 | 工业级 -40℃~85℃ |
| APM32F107RBT6   | 128        | 64        | LQFP64  | 1600 | 工业级 -40℃~85℃ |
| APM32F107RCT6   | 256        | 64        | LQFP64  | 1600 | 工业级 -40℃~85℃ |
| APM32F105R8T6-R | 64         | 64        | LQFP64  | 1000 | 工业级 -40℃~85℃ |
| APM32F105RBT6-R | 128        | 64        | LQFP64  | 1000 | 工业级 -40℃~85℃ |
| APM32F105RCT6-R | 256        | 64        | LQFP64  | 1000 | 工业级 -40℃~85℃ |
| APM32F107RBT6-R | 128        | 64        | LQFP64  | 1000 | 工业级 -40℃~85℃ |
| APM32F107RCT6-R | 256        | 64        | LQFP64  | 1000 | 工业级 -40℃~85℃ |



# 9 常用功能模块命名

表格 50 常用功能模块命名

| 中文描述      | 简称    |  |
|-----------|-------|--|
| 复位管理单元    | RMU   |  |
| 时钟管理单元    | CMU   |  |
| 复位和时钟管理   | RCM   |  |
| 外部中断      | EINT  |  |
| 通用 IO     | GPIO  |  |
| 复用 IO     | AFIO  |  |
| 唤醒控制器     | WUPT  |  |
| 独立看门狗定时器  | IWDT  |  |
| 窗口看门狗定时器  | WWDT  |  |
| 定时器       | TMR   |  |
| CRC 控制器   | CRC   |  |
| 电源管理单元    | PMU   |  |
| DMA 控制器   | DMA   |  |
| 模拟数字转换器   | ADC   |  |
| 实时时钟      | RTC   |  |
| 外部存储控制器   | EMMC  |  |
| 控制器局域网络   | CAN   |  |
| I2C 接口    | 12C   |  |
| 串行外设接口    | SPI   |  |
| 通用异步收发器   | UART  |  |
| 通用异步同步收发器 | USART |  |
| 闪存接口控制单元  | FMC   |  |



# 10 版本历史

表格 51 文件版本历史

| 日期      | 版本  | 变更历史                               |  |
|---------|-----|------------------------------------|--|
| 2023.9  | 1.0 | 新建                                 |  |
| 2024.10 | 1.1 | 增加 flash 保存时间和擦写周期                 |  |
| 2025.6  | 1.2 | (1) 在通用工作条件下增加注意点<br>(2) 增加上电/掉电特性 |  |



# 声明

本手册由珠海极海半导体有限公司(以下简称"极海")制订并发布,所列内容均受商标、著作权、软件著作权相关法律法规保护,极海保留随时更正、修改本手册的权利。使用极海产品前请仔细阅读本手册,一旦使用产品则表明您(以下称"用户")已知悉并接受本手册的所有内容。用户必须按照相关法律法规和本手册的要求使用极海产品。

#### 1、权利所有

本手册仅应当被用于与极海所提供的对应型号的芯片产品、软件产品搭配使用,未经极海许可,任何单位或个人均不得以任何理由或方式对本手册的全部或部分内容进行复制、抄录、修改、编辑或传播。

本手册中所列带有"®"或"<sup>TM</sup>"的"极海"或"Geehy"字样或图形均为极海的商标,其他在极海产品上显示的产品或服务名称均为其各自所有者的财产。

#### 2、无知识产权许可

极海拥有本手册所涉及的全部权利、所有权及知识产权。

极海不应因销售、分发极海产品及本手册而被视为将任何知识产权的许可或权利明示或默示地授予用户。

如果本手册中涉及任何第三方的产品、服务或知识产权,不应被视为极海授权用户使用前述第三方产品、服务或知识产权,也不应被视为极海对第三方产品、服务或知识产权提供任何形式的保证,包括但不限于任何第三方知识产权的非侵权保证,除非极海在销售订单或销售合同中另有约定。

#### 3、版本更新

用户在下单购买极海产品时可获取相应产品的最新版的手册。

如果本手册中所述的内容与极海产品不一致的,应以极海销售订单或销售合同中的约定为准。

#### 4、信息可靠性

本手册相关数据经极海实验室或合作的第三方测试机构批量测试获得,但本手册相关数据难免会出现 校正笔误或因测试环境差异所导致的误差,因此用户应当理解,极海对本手册中可能出现的该等错误无需 承担任何责任。本手册相关数据仅用于指导用户作为性能参数参照,不构成极海对任何产品性能方面的保 证。

用户应根据自身需求选择合适的极海产品,并对极海产品的应用适用性进行有效验证和测试,以确认 极海产品满足用户自身的需求、相应标准、安全或其它可靠性要求;若因用户未充分对极海产品进行有效



验证和测试而致使用户损失的,极海不承担任何责任。

#### 5、合规要求

用户在使用本手册及所搭配的极海产品时,应遵守当地所适用的所有法律法规。用户应了解产品可能 受到产品供应商、极海、极海经销商及用户所在地等各国有关出口、再出口或其它法律的限制,用户(代 表其本身、子公司及关联企业)应同意并保证遵守所有关于取得极海产品及/或技术与直接产品的出口和再 出口适用法律与法规。

#### 6、免责声明

本手册由极海"按原样"(as is)提供,在适用法律所允许的范围内,极海不提供任何形式的明示或 暗示担保,包括但不限于对产品适销性和特定用途适用性的担保。

极海产品并非设计、授权或担保适合用于军事、生命保障系统、污染控制或有害物质管理系统中的关 键部件,亦非设计、授权或担保适合用于在产品失效或故障时可导致人员受伤、死亡、财产或环境损害的 应用。

如果产品未标明"汽车级",则表示不适用于汽车应用。如果用户对产品的应用超出极海提供的规格、 应用领域、规范, 极海不承担任何责任。

用户应该确保对产品的应用符合相应标准以及功能安全、信息安全、环境标准等要求。用户对极海产 品的选择和使用负全部的责任。对于用户后续在针对极海产品进行设计、使用的过程中所引起的任何纠 纷,极海概不承担责任。

#### 7、责任限制

在任何情况下,除非适用法律要求或书面同意,否则极海和/或以"按原样"形式提供本手册及产品的 任何第三方均不承担损害赔偿责任,包括任何一般、特殊因使用或无法使用本手册及产品而产生的直接、 间接或附带损害(包括但不限于数据丢失或数据不准确,或用户或第三方遭受的损失),这涵盖了可能导 致的人身安全、财产或环境损害等情况,对于这些损害极海概不承担责任。

#### 8、适用范围

本手册的信息用以取代本手册所有早期版本所提供的信息。

©2025 珠海极海半导体有限公司 - 保留所有权利